- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电-第四章_组合逻辑电路
第四章 组合逻辑电路 本章重点内容: 1、掌握组合逻辑电路的特点、分析方法和设计方法; 2、掌握编码器、译码器、加法器、数据选择器、比较器等典型组合逻辑电路的逻辑功能及使用方法。 4.1 组合逻辑电路的分析 A、组合逻辑电路的特点 数字逻辑电路分为两类,即:组合逻辑电路和时序逻辑电路。 工作特点:对于组合逻辑电路,其输出状态在任何时刻只取决于同一时刻的输入状态,而与电路原来的状态无关。 结构特点:输入、输出之间无反馈延迟通路;另外电路中不含有记忆功能的元件。 4.1 组合逻辑电路的分析 B、组合逻辑电路的分析 分析组合逻辑电路的目的是,对于一个给定的逻辑电路,确定其逻辑功能。 具体步骤: (1)、由逻辑图写出各输出端的逻辑表达式; (2)、化简和变换各逻辑表达式; (3)、列出真值表; (4)、根据真值表和逻辑表达式对逻辑电路进行分析,最后确定其功能。 4.1 组合逻辑电路的分析 4.1 组合逻辑电路的分析 4.2 组合逻辑电路的设计 与分析过程相反,根据要求设计出适合需要的组合逻辑电路,应该遵守的基本步骤可以大致归纳为: 1、进行逻辑抽象: (1)、分析设计要求,确定输入、输出信号及它们之间的因果关系; (2)、设定变量,即用英文字母表示有关输入、输出信号-输入变量和输出变量。 (3)、状态赋值,即用0和1表示信号的有关状态。 (4)、列真值表,根据因果关系把变量的各种取值和相应的函数值列出,变量取值顺序按二进制数递增排列。 4.2 组合逻辑电路的设计 2、进行化简 根据真值表写出逻辑表达式; 输入变量比较少时可以用卡诺图化简; 输入变量比较多时可以公式法化简。 变换最简与或表达式,求出所需要的最简式; 3、画逻辑图 根据最简式画出逻辑图。 4.2 组合逻辑电路的设计 4.2 组合逻辑电路的设计 4.2 组合逻辑电路的设计 4.2 组合逻辑电路的设计 4.2 组合逻辑电路的设计 4.3 组合逻辑电路的竞争冒险 A、竞争冒险的概念 在组合电路中,当输入信号的状态改变时,输出端可能会出现不正常的干扰 信号,使电路产生错误的输出,这种现象称为 竞争冒险。 竞争:是指门电路的两个输入信号同时向相反的逻辑电平跳变的现象。 冒险: 是指由于竞争的存在,在门电路的输出端可能出现尖峰脉冲的现象。 B、产生竞争冒险的原因 在数字电路中,任何一门电路只要有两个输入信号同时向相反方向变化,其输出端就可能出现干扰脉冲。 4.3 组合逻辑电路的竞争冒险 4.3 组合逻辑电路的竞争冒险 C、竞争冒险的判断 (1)逻辑表达式判断法 根据组合逻辑电路写出逻辑表达式,只要该输出逻辑表达式在一定的条件下能化简为: 则该组合电路存在竞争冒险现象。 4.3 组合逻辑电路的竞争冒险 (2)卡诺图法 当输入变量的状态由最小项mi变到mj时,若mi和mj分属于相邻、但又不相交的两个卡诺圈中,或者mi和mj虽然分属于两个彼此相交的卡诺圈中,但不处在相交的区域内,则该组合电路有可能存在竞争冒险现象,反之就没有存在竞争冒险。 4.3 组合逻辑电路的竞争冒险 D、消除竞争冒险的方法 由于竞争-冒险,在电路中产生的尖峰脉冲是电路中的噪声,需要设法消除,方法有: 1、发现并消去互补相乘项 2、增加乘积项以避免互补项相加 3、输出端接入电容器,其容量在4~20pF。 4.4 若干典型的组合逻辑集成电路 4.4 若干典型的组合逻辑集成电路 目前经常使用的编码器有普通编码器和优先编码器两种。 若编码状态数为2n,编码输出位数为n,则称之为二进制编码器。 (1) 普通编码器—8线-3线编码器 其真值表如图所示,它有八个输入I0~I7为高电平有效信号,输出是三个二进制代码Y2Y1Y0,任何时刻I0~I7中只能有一个到值为1,并且有一组对应的二进制码输出。 4.4 若干典型的组合逻辑集成电路 4.4 若干典型的组合逻辑集成电路 4.4 若干典型的组合逻辑集成电路 (2)二进制优先编码器 在优先编码器中,允许同时输入两个以上的有效编码请求信号。当几个输入信号同时出现时,只对其中优先权最高的一个进行编码。优先级别的高低由设计者根据输入信号的轻重缓急情况而定,我们把这种电路称为优先编码器。它具有单方面排斥的特性。 设I7的优先级别最高,I6次之,依此类推,I0最低。 真值
文档评论(0)