- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
论预防Regulator IC共振问题
论预防Regulator IC共振问题
【摘要】推导了一个提前预防Regulator IC共振问题的条件,满足该条件就不会出现共振。在数字电子电路中,经常使用Regulator IC来转换电压,但因输出噪声叠加易发生共振,使得输出电压不稳定,引起IC误动作等一系列问题。故检讨Regulator IC的输入输出电压的相位、增益与频率,提前预防可能出现的共振,以改善电路,降低成本。
【关键词】共振;Regulator IC;AC Ripple;Phase margin;Gain margin;UGF
1.引言
Regulator,即电压调节器,一般作为降压元件,分为Linear Regulator和Switching Regulator两种。Regulator IC即调节器集成电路也叫稳压集成电路。如果在Regulator IC外围电路引入了AC Ripple干扰的话,容易因干扰纹波叠加在输出端,造成共振。在这里,我们专门探讨提前预防Regulator IC的共振问题。
2.什么是共振
图2-1 Stable System
图2-2 Unstable System
共振的定义:当策动力的频??跟物体的固有频率相等的时候,受迫振动的振幅最大,这种现象叫做共振。当外加电源的频率恰好等于电路的固有频率时,电路发生共振,也称为谐振。
如图2-1所示,Loop电路发生AC Ripple干扰的话,Negative Feedback输出相反的干扰信号,与输入干扰信号抵消,使电路输出稳定。此Loop的相位与Negative Feedback相位刚好相反(即Phase-180°shift)。
如图2-2所示,AC Ripple的频率因为相位延迟,Delay-180°,使输入与输出同相位的干扰信号,(即Phase Shift 360°)电路输出就不稳定了,Ripple得到更大的振幅,即共振。
3.共振的原因
输入的AC Ripple周期的变动频率不同,发生共振的可能性也不同。当AC Ripple干扰信号输入、输出同相位时,干扰信号叠加,振幅最大,发生共振。所以共振的原因就是Regulator IC的Phase Margin不足。
4.共振的危害
电路共振的危害有很多,例如,输出电压持续共振易因电压波动较大导致IC误动作;Transistor/Coil/PCB Pattern因共振电流出现噪音,影响性能;还有因共振导致输出电压稳定的时间延长等等。
5.如何预防共振
我们以最常见的一个电源稳压控制电路为例,检讨不同的干扰频率下,Phase Margin与Gain Margin不同时,是否出现共振。
图5-1 不同频率干扰与相位比较
图5-2 UGF与不稳定区域
图5-3 Gain Margin与Phase Margin
从图5-1可以看出为了预测共振,我们输入很多不同频率的AC Ripple信号,通过观察输出结果,看是否出现电路共振。频率与增益或相位的表现方法Bode Plot:X轴心Log scale的频率减小,Y轴心①输入/输出大小比例出现Log scale的Gain和②出现位相差Phase。用2个推导表达:Loop Gain=20*log(Vac_out/Vac_in);Loop Phase=∠Vac_in-∠Vac_out。
如图5-2,Gain大小为0bB的频率叫UGF(Unity Gain Frequency)。UGF具有重要意义:Loop system到UGF为止的频率反映输出增幅,所以UGF又叫做频带宽度,Bandwidth。此Bandwidth越宽,系统越稳定。一般设计Bandwidth是Switching频率的1/5以下。
Phase Plot根据频率不同输入输出出现相位差,像前面说明的Phase与0°很近的话Unstable,有可能共振。Phase离0°越远就越Stable。但Phase0°附近UGF以上的频率Loop system衰减反应。所以充分衰减一般-20db以下可以叫Stable。
Phase0°附近Gain 0dB附近以上的时候Loop System是Unstable的,发生共振。即Phase0°附近的时候Gain 0dB以上的话2个条件不能同时满足的话,电路不会发生共振,是stable。
如图5-3,Phase0°附近Gain为负数的话表明充分衰减,输出stable。接近Phase0°的时候Gain的大小叫Gain Margin,GainMargin越大越Stable。控制理论最小10bB以上确保。
如图5-3,Gain在0dB以上时Phase离0°很远的话,输出sta
文档评论(0)