数字钟 EDA.docVIP

  1. 1、本文档共23页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字钟 EDA

目 录 摘 要 I Abstract II 1 绪论 1 2 设计内容及要求 1 2.1设计目的及主要任务 1 2.1.1设计目的 1 2.1.2 设计任务及要求 1 2.2设计思想 2 3 VHDL及Quartus Ⅱ概述 2 3.1 VHDL 2 3.1.1 VHDL语句 2 3.1.2 VHDL结构 3 3.2 Quartus Ⅱ概述 3 4 数字钟的设计 4 4.1 设计原理与方法 4 4.2 单元模块设计 4 4.2.1 分频计模块设计 4 4.2.2 消抖电路模块设计 5 4.2.3 计数器模块设计 5 4.2.4 数据选择模块设计 7 4.2.5 七段译码模块设计 8 4.3 数字钟设计总原理图 8 5 电路仿真与硬件调试 9 5.1 电路仿真 9 5.2 硬件调试 9 6 总结与心得体会 10 参考文献 11 附录 12 摘 要 伴随着计算机、集成电路和电子设计技术的发展,EDA技术在过去的几十年里取得了巨大的进步。EDA技术使得设计者的工作仅限于利用软件的方式,即利用硬件描述语言和EDA软件Quartus Ⅱ等即可完成对系统硬件功能的实现。EDA技术研究的对象是电子设计的全过程,有上到下依次包括了系统级、电路级和物理级三个层次。 本设计是通过Quartus ⅡAbstract ??Along with computers, integrated circuits and electronic design technology development, EDA technology in the past few decades has made tremendous progress. EDA technology allows designers to work is limited to the use of software methods, namely, the use of hardware description languages and EDA software, Quartus Ⅱ and other functions to complete the implementation of the system hardware. EDA technology research object is the whole process of electronic design, there are up to the next turn, including system-level, circuit level and physical level three levels. The design is by Quartus Ⅱ software, VHDL language programming and CPLD chip to achieve a common digital clock, the digital clock according to a control keys can choose to display hours, minutes and seconds or year, month, day, and can display scroll off. This design using 6 LED digital tube display hours, minutes and seconds, but with the 8-bit LED digital tube display year, month, day, at the same time can be adjusted through the DIP switches hour, minute, year, month and day, and on the seconds to Clear. Keywords:Quartus Ⅱ;VHDL;Digital Clock; 1 绪论 随着数字电子技术的飞速发展,信息化得到了有力的推动和促进,从与普通百姓生活息息相关的手机、计算机、数字电视,到国家安定社会和谐的军用设备、航天技术,都采用了数字电子技术,它的应用已经渗透到人们的生活中的方方面面。现代电子设计技术的核心已经逐步转向基于计算机的电子设计自动化技术,即EDA(Electronic Design Automation)。随着EDA技术的逐渐成熟,也包括了其他的印刷版电子系统的设计。 本设计是通过对数字钟个组要组成部分的VHDL源程序编程和顶层文件的生成来实现的。在本设计中数字钟的主要组成部分有拨码开关模块、计数器模块、分频计模块、七段译码器模块和数据选择器模块。通过按键可以实现选择显示时、

您可能关注的文档

文档评论(0)

qiwqpu54 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档