网站大量收购独家精品文档,联系QQ:2885784924

大作业硬件的设计 PowerPoint Presentation.pptVIP

大作业硬件的设计 PowerPoint Presentation.ppt

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
大作业硬件的设计 PowerPoint Presentation

计算机体系结构——大作业 流水线和存储系统硬件结构设计 组织:1组/班 环境:Modelsim模拟器、ISE集成开发工具 任务:采用Verilog语言设计具有简单Cache、存控接口等的多级流水线结构,支持基本指令集的运行,在模拟器上模拟出正确运行结构,并利用ISE环境进行综合,得出性能和代价分析 步骤: 确定多级流水线整体结构方案 确定两级存储子系统结构方案 确定基本指令集,错误检测点和结果观察方法 编码 利用ModelSim功能模拟 综合及布局布线,得出性能和代价分析 要求: 设计能正确执行相应指令集,能正确匹配存储模块进行访存,能正确运行简单应用程序的硬件结构。 效果: 及格:分组设计具有多段流水的指控结构,或具有两级 层次的存储子系统结构,得出正确模拟结果。 较好:分组完成综合流水线结构,进行简单性能分析。 优秀:分组完成综合流水线结构,解决主要相关,进行 全面性价分析。 基本指令集 ADD(加) LOAD(读存储器) STORE(写存储器) 扩展 BREQ(分支) Mul(乘法) 设计建议结构 具有简单ALU、5级流水的DLX结构,初步设计均用暂停解决相关问题。 具有简单的直接映像Cache,块大小和Cache容量可自定。 构成Cache数据体、Tag体的存储器模块接口如下: CLK:存储器访问同步时钟; CS:模块使能,在读或写时均需变低; WR:写使能,写存储器是需为低; Addr[n-1:0]:读写地址,n值由容量决定; Din[m-1:0]: 写入数据,m值由存储器字长决定; Dout[m-1:0]: 读出数据,m值由存储器字长决定; 存储器访问时序 * *

文档评论(0)

130****9768 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档