- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第五 存储器及其接口
* 第五章:存储器及其接口——典型的半导体芯片举例 地址范围(以#2为例) 0 0 0 A14 A13 A12 C B A 11111111111 00000000000 A11~A1 1 0 ×××× A0 A15 A19~A16 第63页/共68页 * 第五章:存储器及其接口——典型的半导体芯片举例 其它芯片地址范围计算过程同上。#3、#5、#7由#17分析; #4、#6、#8由#18分析。则可得各芯片地址范围为: #1:00000H~00FFFH中的偶地址区 #2:00000H~00FFFH中的奇地址区 #3:01000H~01FFFH中的偶地址区; #4:01000H~01FFFH中的奇地址区; #5:02000H~02FFFH中的偶地址区; #6:02000H~02FFFH中的奇地址区; #7:03000H~03FFFH中的偶地址区: #8:03000H~03FFFH中的奇地址区; 第64页/共68页 * 第五章:存储器及其接口——典型的半导体芯片举例 由1片74LS138(#19)实现。译码特点:全译码,片内地址线为12位A11~A0,片外地址为8为A19~A12。 地址范围(以#9为例) 1 1 1 A15 A14 A13 C B A 11111111111 00000000000 A12~A1 0 1 1 1 1 A0 A19~A16 第65页/共68页 * 第五章:存储器及其接口——典型的半导体芯片举例 地址范围(以#10为例) 1 1 1 A15 A14 A13 C B A 11111111111 00000000000 A12~A1 1 1 1 1 1 A0 A19~A16 第66页/共68页 * 第五章:存储器及其接口——典型的半导体芯片举例 其它芯片地址范围计算过程同上。则可得各芯片地址范围为: #9 : FE000H~FFFFFH中的偶地址区 #10: FE000H~FFFFFH中的奇地址区 #11: FC000H~FDFFFH中的偶地址区; #12: FC000H~FDFFFH中的奇地址区; #13: FA000H~FBFFFH中的偶地址区; #14: FA000H~FBFFFH中的奇地址区; #15: F8000H~F9FFFH中的偶地址区: #16: F8000H~F9FFFH中的奇地址区; 第67页/共68页 * 第五章:存储器及其接口——总结 1. 半导体存储器的基本知识,要求达到“识记”层次。 a. SRAM、DRAM、EPROM和ROM的区别。 b. 半导体存储器芯片的主要性能指标。 c. 半导体存储器的基本结构。 d. 内存储器中的数据组织。 2. 存储器接口的基本技术。 a. 典型的3~8译码器芯片74LS138的应用,要求达到“综合应用”层次。 b. 采用基本门电路实现内存储器的片选,要求达到“综合应用”层次。 c. 存储空间的地址分配和片选技术,要求达到“综合应用”层次。 3. 典型的半导体存储器芯片,要求达到“了解”层次。 a. 典型的SRAM芯片6116的外特性——各引脚的功能。 b. 典型的DRAM芯片2164的外特性——各引脚的功能。 c. 典型的EPROM芯片2732的外特性——各引脚的功能。 第68页/共68页 * 第五章:存储器及其接口——存储器芯片的扩展与连接 存储器芯片与CPU的连接 (2) 数据线的连接:若一个芯片内的存储单元是8位,则它自身就作为一组,其引脚D0~D7可以和系统数据总线D0~D7或D8~D15直接相连。若一组芯片(4个或8个)才能组成8位存储单元的结构,则组内不同芯片应与不同的数据总线相连。 6116 8086 D7 D0 I/O8 I/O1 2164(0) 8086 D7 D0 DIN(DOUT) 2164(6) DIN(DOUT) 2164(7) DIN(DOUT) D6 第31页/共68页 * 第五章:存储器及其接口——存储器芯片的扩展与连接 存储器芯片与CPU的连接——存储器芯片分组 位扩展(加大字长) [例] 用8个16K×1bit芯片组成16K×8bit的存储器。 … … A0 A13 … D0 D1 D2 D7 16K×1 CS CS CS CS WE WE WE WE 16K×1 D0 D1 D2 D7 第32页/共68页 * 第五章:存储器及其接口——存储器芯片的扩展与连接 存储器芯片与CPU的连接 (3) 地址线的连接:将用以“字选”的低位地址总线直接与存贮芯片的地址引脚相连,将用以“片选
原创力文档


文档评论(0)