- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
北邮期末DA报告
FPGA设计的关键技术(信息与通信工程学院)数字电路设计的发展数字电路,也称数字系统,是用数字信号完成对数字量进行算术运算和逻辑运算的电路。由于它具有逻辑运算和逻辑处理功能,所以又称数字逻辑电路。现代的数字电路是由半导体工艺制成的若干数字集成器件构造而成的,逻辑门是数字逻辑电路的基本单元。从整体上看,数字电路可以分为组合逻辑电路和时序逻辑电路两大类。逻辑门是数字电路中一种重要的逻辑单元电路。TTL逻辑门电路问世较早,其工艺经过不断改进,至今仍为主要的基本逻辑器件之一。随着CMOS工艺的发展,TTL的主导地位受到了动摇,有被CMQS器件所取代的趋势。近几年来,可编程逻辑器件PLD特别是现场可编程门阵列FPGA的飞速进步,使数字电子技术开创了新局面,不仅规模大,而且将硬件与软件相结合,使器件的功能更完善,使用更灵活。在新技术条件下,半导体技术与工艺、平板刷技术等的发展为数字电路的发展提供了技术保证。数字电路逐渐向着高度复杂化、集成化及智能化发展,其运算速度也越来越高。能够集成数亿的微处理器,闪盘的容量可达64GB,部分ASIC所拥有的门电路数量也可达1000万以上,而FPGA的门电路数量也达到了300万以上。将来无论是台式电脑还是移动终端的CPU时钟频率将会更高,而CPU体积的缩小使得一块芯片上可以放置更多的CPU,高速缓存至少能达到三级。这样就使得CPU对外部存储器的读写数量不断减少,提高了CPU的数据吞吐量,对处理器性能的提升十分有利。如今,六十四位的处理器已日臻成熟,很多公司正试图把几个甚至几十个嵌入式处理器的内核提高到一个新的水平。DSP芯片正在向更高的结构转变,在多数场合指令字方20 科技资讯SCIENCE&TECHNOLOGY INFORMATION式是非常常见的方式——在同一芯片上有多过个处理器单元存在,即单指令阵列处理。在现阶段,处理器的结算能力在持续提升,由于众多新型的存储结构单元相继出现,对于快闪存储器的单元来讲,密度也有很大的提高。不论是多级的存储单元还是镜像为存储单元,这两个方式都是这项技术的最前沿技术,在多级存储中,有很多方法在使用。各比特在编码的过程中使用的是四个电荷级,能够随时对任何一个存储单元进行数据的存取,并且镜像位的方案都是把每一个比特存在一个绝缘栅上。虽然DRAM存储器的密度不会一下子跳到GB级别,但是,可以对下一代的DRAM运算速度进行预设,共运算的速度也会越来越快。非动态的随机存储器(SRAM)在密度方面也在进行不断的升级。现如今,6MB的芯片已经投入市场,相信用不了多长时间,16MB的芯片乃至32MB的芯片甚至更大容量的芯片都可能会投入市场。对SRAM来讲,接口运行速度的加快是至关重要的。综上所述,在存储器领域,新型非易失性技术为电路设计人员提供了较多新的选择。铁电存储器技术也在快速发展,这提供了一种可能——把易失性的存储器从理想走向现实,可以在无电源的情况下对数据进行无限期保存,而且不会出现任何形式的数据损耗,运算器能够在极小的空间进行几乎无尽的复杂运算。VerilogHDL的使用Verilog HDL是由GDA(Gateway Design Automation)公司的PhilMoorby在1983年末首创的,最初只设计了一个仿真与验证工具,之后又陆续开发了相关的故障模拟与时序分析工具。1985年,Moorby推出它的第三个商用仿真器,获得了巨大的成功,从而使得 Verilog HDL 迅速得到推广应用。1989年CADENCE公司收购了GDA公司,使得 Verilog HDL成为了该公司的独家专利。1990年CADENCE公司公开发表了Verilog HDL,并成立LVI组织以促进Verilog HDL成为IEEE标准,即IEEE Standard 1364-1995。常用VerilogHDL 语法总结如下:模块端口定义:声明模块的输入输出口。引用模块时端口的两种连接方法。模块内容:I/O说明(输入输出)、内部信号说明(和端口有关的变量说明)、功能定义(定义逻辑功能的三种方式:assign声明语句;实例元件;always块)。理解要点:整体语句并发执行,always块内顺序执行。常量数字:整数及三种表达方式(x和z值;负数:减号的位置; 下划线:位置和作用)。参数:parameter符号常量,常用于定义延迟时间(使用#)和变量宽度。变量wire:表示易assign指定的组合逻辑信号;默认值;任何方程式的输入或assign语句及实例元件的输出;定义格式。reg:表示always块中指定的信号,代表触发器;寄存器数据类型(触发器存储值),默认值为x;定义格式。memory:reg的数组;描述RAM、ROM、reg文件;单元索引;一个n为寄存器和n个一位数组的区别。运
文档评论(0)