- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于vhdl八路彩灯控制器设计说明书
PAGE 40
PAGE 16
目录
TOC \o 1-3 \h \z \u HYPERLINK \l _Toc 1.任务需求 PAGEREF _Toc \h 2
HYPERLINK \l _Toc 2. 总体设计 PAGEREF _Toc \h 2
HYPERLINK \l _Toc 2.1 各个花样的状态图 PAGEREF _Toc \h 2
HYPERLINK \l _Toc 2.2总体框图 PAGEREF _Toc \h 4
HYPERLINK \l _Toc 3. 模块设计 PAGEREF _Toc \h 4
HYPERLINK \l _Toc 3.1分频器模块 PAGEREF _Toc \h 4
HYPERLINK \l _Toc 3.2花样一模块 PAGEREF _Toc \h 5
HYPERLINK \l _Toc 3.3花样二模块 PAGEREF _Toc \h 6
HYPERLINK \l _Toc 3.4花样三模块 PAGEREF _Toc \h 8
HYPERLINK \l _Toc 3.5顶层设计 PAGEREF _Toc \h 10
HYPERLINK \l _Toc 4. 仿真图 PAGEREF _Toc \h 11
HYPERLINK \l _Toc 4.1分频器仿真波形 PAGEREF _Toc \h 11
HYPERLINK \l _Toc 4.2花样一仿真波形 PAGEREF _Toc \h 11
HYPERLINK \l _Toc 4.3花样二仿真波形 PAGEREF _Toc \h 12
HYPERLINK \l _Toc 4.4花样三仿真波形 PAGEREF _Toc \h 13
HYPERLINK \l _Toc 4.5总体仿真波形 PAGEREF _Toc \h 13
HYPERLINK \l _Toc 5.心得体会 PAGEREF _Toc \h 14
HYPERLINK \l _Toc 6.参考文献 PAGEREF _Toc \h 15
1.任务需求
现今生活中,市场上未能吸取顾客的注意,高出各式各样的方法,其中彩灯的装饰便是其中非常普遍的一种。使用彩灯即可起装饰宣传作用,又可以现场气氛,城市也因为众多的彩灯而变得灿烂辉煌。
VHDL语言作为可编程逻辑器件的标准语言描述能力强,覆盖面广,抽象能力强,在实际应用中越来越广泛。在这个阶段,人们开始追求贯彻整个系统设计的自动化,可以从繁重的设计工作中彻底解脱出来,把精力集中在创造性的方案与概念构思上,从而可以提高设计效率,缩短产品的研制周期。整个过程通过EDA工具自动完成,大大减轻了设计人员的工作强度,提高了设计质量,减少了出错的机会。
要求设计一个8路彩灯控制器,要求彩灯可以演示以下花型:
从两边向中间亮,再从中间向两边亮;
实现淡入淡出效果
从左至右逐个亮,在从右到左逐个亮;
2. 总体设计
2.1 各个花样的状态图
当选择花样一时状态图如下:
S0=”ZZZZZZZZ” S1= S2= S3= S4= S5= S6=
S0
S0
S1CLR
S1
S2S6
S2
S6
S3S5
S3
S5
S4
S4
当选择花样二时状态图如下:
S0=”ZZZZZZZZ” S1= S2= S3=
S4= S5= S6= S7=””
S8=”” S9= S10= S11=
S12= S13= S14= S15=””
S16=””
S
S0
s1 CLR
s1
S16S2
S16
S2
S4
S4
S15
S15
S5
S5
s14
s14
s6
s6
s13
s13
S7
S7
s12
s12
S8s11
S8
s11
S9s10
S9
s10
当选择花样三时状态图如下:
S0=”ZZZZZZZZ” S1= S2= S3=
S4= S5= S6= S7=””
S8=”” S9= S10= S11=
S12= S13= S14=
S
S0
s1 CLR
s1
S2
S2
s14
s14
S3s13
S3
s13
S4s12
S4
s12
s11S5
s11
S5
s10s6
s10
s6
S7S9
S7
S9
S8
S8
2.2总体框图
分
分
频
器
CLK
状态
状
态
机
LED显示
选择器
选
择
器
XUAN
3. 模块设计
3.1分频器模块
--由于机器时钟周期太短,不能满足要求
文档评论(0)