- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
帖给力否看SandyBridge演绎酷睿新
【转帖】给力否 看Sandy Bridge演绎酷睿新
Sandy Bridge展望
泡泡网笔记本频道1月11日2011年1月6日注定是个不平凡的日子,在这一天全球最大的电子消费大展CES 2011在美国赌城拉斯维加斯拉开序幕,去年从头火到尾的苹果也选择在这一天推出Mac App Store在线商店,而让这一天更加不平凡的便是Intel推出全新的Sandy Bridge平台,必将引领2011年硬件、笔记本、台式机等领域的重大变革。
如果说Intel推出的平台是产业的领导者和定义者,那么一定会有某些竞争对手反驳,同时他们也正将此转化为行动,维持住一定市场份额,Sandy Bridge的诞生虽得到热捧但也受到了一定程度的阻击,该如何面对强劲对手,该如何踏平2011年,它还有许多路要走,未来的一年里Sandy Bridge到底能火多久?能飞多久?我们一起煮酒论英雄。
如果您有任何意见或建议,或者有问题需要向编辑咨询以及投递相关新闻线索,欢迎通过邮件(nb@)或微博()与我们联系。期待与您的沟通,感谢您支持泡泡网笔记本电脑频道。
◆相关文章
《智能·新视界:英特尔SNB平台正式发布》
《英特尔Sandy Bridge平台让智者更智!》
Sandy Bridge简介
Sandy Bridge是英特尔即将在2011年的发布的新一代处理器微架构,仍然保持酷睿i3、i5、i7三个系列分别针对入门级、主流应用和高端用户。从处理器层面看,Sandy Bridge架构只是一次性能的进化,但就Nehalem/Westmere以来晶体管变化的规模而言,绝对是一次引领技术创新的革命。
Sandy Bridge平台最大的亮点就是引入了高级矢量扩展指令集,简称AVX(之前称作VSSE),其重要性堪比1999年Pentium III处理器引入的SSE指令集。
Sandy Bridge平台的SIMD演算单元扩展到了256bits,同时数据传输也获得显著提升,因此从理论上来讲,AVX指令集的引入使得CPU内核浮点运算性能提升到了2倍。
CPU-Z基本信息检索
第二代酷睿i处理器采用Intel第二代32nm HKMG工艺制造,将有八核心版本提供,处理器二级缓存仍为512KB,但三级缓存将扩容至16MB,整合Intel第六代图形核心(核心显卡),支持超线程技术和AES-NI、AVX指令集,其中AES-NI新增七条指令,可加速数据加密和解密,AVX(高级矢量扩展)则针对密集型浮点运算,并协助一般用途和工程应用的加速。由此可见,Sandy Bridge平台处理器在运算速度的提升上会非常明显。
主要特性:
1、更宽的矢量运算:从128-bit增至256-bit,并保持向下兼容性
2、增强的数据重排:单个操作可同时处理8个32-bit数据
3、支持三操作数和四操作数,非破坏性句法
4、支持弹性的访存地址不对齐
5、可扩展的新操作码(VEX)
如果您有任何意见或建议,或者有问题需要向编辑咨询以及投递相关新闻线索,欢迎通过邮件(nb@)或微博()与我们联系。期待与您的沟通,感谢您支持泡泡网笔记本电脑频道。
新特性全面解析
一、前端
从高级层面角度看,SNB架构只是一次进化,但是如果看看Nehalem/Westmere以来晶体管变化的规模,绝对是一次革命。Core 2引入了一种叫作循环流检测器(LSD)的逻辑块,检测到CPU执行软件循环的时候就会关闭分枝预测器、预取/解码引擎,然后通过自身缓存的微指令(micro-ops)供给执行单元。这种做法通过在循环执行的时候关闭前端节省了功耗,并改进了性能。
SNB里又增加了一个微指令缓存,用于在指令解码时临时存放。这里没有什么严格的算法,指令只要在解码就会放入缓存。预取硬件获得一个新指令的时候,会首先检查它是否存在于微指令缓存中,如是则由缓存为其余的管线服务,前端随之关闭。解码硬件是x86管线里非常复杂的部分,关闭它能够节约大量的功耗。如果这种技术也能引入到Atom处理器架构中,无疑也能使之受益匪浅。
这个缓存是直接映射的,能存储大约1.5K微指令,相当于6KB指令缓存。它位于一级指令缓存内,大多数程序的命中率都能达到80%左右,而且带宽也相比一级指令缓存更高、更稳定。真正的一级指令和数据缓存并没有变,仍然都是32KB,合计64KB。
这看起来有点儿像Pentium 4的追踪缓存,但最大的不同是它并不缓存追踪,而更像是一个指令缓存,存储的是微指令,而非x86指令(macro-ops)。与此同时,Intel还完全重新了一个分支预测单元(BPU),精确度更高,并在三个方面进行了创新。
第一,标准的BPU都是2-bit预测器,每个分支都使用相关可信度(强/弱)进行标记。Intel发现,这种双模预测器所预测的分支几乎都是强可信度的,因此SNB里多个
文档评论(0)