一种数据采集卡设计与实现.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一种数据采集卡设计与实现

一种数据采集卡的设计与实现   摘要:为了实现系统间图像和视频的高速传输,设计了一种以FPGA作为平台的采集卡,该采集卡功能完全由硬件实现。本文介绍了整个方案的设计原理和逻辑设计方法,支持传输速率可达100Mbps-400Mbps。   关键词:FPGA;1394b;数据采集   中图分类号:TP311 文献标识码:A 文章编号:1674-7712(2012)20-0023-01   一、引言   IEEE1394是1994年由美国Apple公司提出的高速串行总线标准。在1995年经电气和电子工程师协会(IEEE)认证成为了正式标准。IEEE 1394也就是我们俗称的火线(Fire Wire)发展至今已经有了两个版本,分别是IEEE 1394a和IEEE 1394b。该标准具有以下特点:   1.高速的数据传输速率,IEEE 1394b最大可以支持到3200Mbps;   2.可同时连接不同传输速度的设备,具有很强的灵活性;   3.支持点对点的传输模式;   4.支持同步和异步数据传输。   利用IEEE 1394技术,可以十分方便地把电脑和摄像机、高速硬盘、音响等多种多媒体设备相连接。随着IEEE 1394技术不断成熟,应用的范围也日渐广泛,车载、航空上都利用其高性能、低延迟的特性进行图像、视频等信息的传输和处理。本文就是介绍了一种1394接口数据采集卡的设计与实现。   二、应用背景   某系统中,四个分机之间通过1394总线连接,分机III和分机Ⅳ需要实时采集分机I和分机II发来的相关数据,在分机III和分机Ⅳ内部,采集卡与载板之间通过LVDS进行数据交互,分机之间的数据传输最小速率为64Mbps,系统要求采集卡除了完成数据采集任务外,还能够实时提供网络状态信息,结合所有的需求提出了以下设计方法。   三、原理设计   采集卡主要完成数据采集和监控网络状态两部分功能:   1.数据采集功能:接收其他分机通过1394总线发来的数据,将1394数据包进行解析,把有效的数据载荷上报载板,并且能够实现固定帧的应答功能;   2.监控网络状态:载板需要实时了解各分机间网站状态,因此采集卡必须能够将收集到的网络信息上报载板。   系统要求采集卡必须自行完成网络节点配置、数据接收、数据解析和数据上报等功能。采集卡完全通过硬件实现所有功能。这样的做法不仅可以提高了产品可靠性,减少软件设计所带来的开销,降低了设计成本,最大化的保证产品工作效率。采集卡选用了Xilinx公司出品的XQV300-4BG352N来实现所有逻辑功能,1394链路层芯片和物理层芯片分别选用TI公司的TSB12LV32TPZEP和TSB41BA3BTPFPEP。   TSB12LV32TPZEP除了提供处理器接口外,同时还提供了Data Mover接口(以下简称DM接口)。DM接口有很多优点:   1.发送与接收大块数据带宽可达400Mbps;   2.允许外部接大容量FIFO;   3.能够处理异步、等时、异步流包;   4.共有八种工作模式可以选择,由控制寄存器中的三位信号组合而成,配置十分简便;   5.当不使用时,DM接口表现为高阻状态。   DM接口支持三种类型的包:异步包、等时包、异步流包(1394a-2000支持的格式),并且能够与外部存储器连接来支持大量数据的传输。当此接口配置成接收时,所有的数据都在DMCLK的上升沿进行同步接收。利用DM接口的这个特性,我们选择FPGA作为平台,通过可编程逻辑完成对DM接口的控制,从而实现数据的采集工作。   四、逻辑设计   (一)初始化单元。初始化单元包括两部分内容,该单元是采集卡正常工作的基础,分别完成上电BIT和网络配置初始化工作。   上电BIT会进行两部分的操作。首先是对链路层芯片进行访问,判读链路层芯片的ID号是否正确,然后会对链路层芯片的某个固定可读写寄存器进行读写访问,以读写结果是否一致来表明链路层接口是否工作正常。在完成链路层芯片的测试后,会对物理层芯片进行相同的访问操作,以保证在上电时基本硬件能够正常访问,上电BIT的结果会通过状态控制单元发送给载板。   上电BIT正常通过后,采集卡将会开始对本板硬件资源进行1394b网络配置初始化。在初始化完成后,采集卡将会获取1394b总线工作状态,这通过读取物理层芯片某个寄存器的相应位来判断。当确定链路建立后,通过检查和配置Node ID寄存器,强制设置采集卡为子节点。当完成上述工作后,采集卡会将获取到的总线状态通过状态控制单元发送给载板。在本设计中,由于载板不对采集卡进行配置操作,因此所有的网络配置数据都储存在采集卡上。这样的设计简化了载板与采集卡之间的控制关系,比较适用于网络配置信息相对确定

文档评论(0)

erterye + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档