基于DSP数字化继电保护测试仪研制.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于DSP数字化继电保护测试仪研制

基于DSP数字化继电保护测试仪研制   摘要:随着IEC61850标准在我国电力行业的大力推广和应用,数字化智能变电站成为今后变电站建设的发展趋势,各大继电保护厂家也推出了配套的数字化智能保护设备。本文详细介绍了基于DSP系统的数字化继电保护测试仪的实现原理和硬件结构,并对测试仪的上下位机软件设计做了简单介绍。该测试仪遵循IEC61850标准的相关规定,可作为数字化继电保护设备调试、校验、检修的有效工具。   关键词:IEC61850 数字化 继电保护   中图分类号:TM774 文献标识码:A 文章编号:1007-9416(2015)08-0000-00   数字化继电保护设备的出现和大规模的投入实际电力生产中,为继电保护测试装置提出了新要求。新型的数字化继电保护测试装置,成为继电保乎测试系统的发展趋势。基于此种需求,我们提出了一种新型的数字化继电保护测试仪的实现方式。   1 总体构成   继电保护测试仪的主要功能是按照既定的测试实验条件,产生一定的电压、电流信号来监测继电保护测试装置,从而达到监测继电保护装置的逻辑功能和动作特性的目的,并根据实验数据生成相应的实验测试报告,为设备检修、运维提供可靠的数据分析依据。数字化继电保护测仪由上位机(PC机)、数字化继电保护测试仪主机组成。上位机主要工作是人机界面和实验参数配置和数据生成。下位机由通信接口、光以太网输出接口、串行光输出接口、对时接口、硬节点输入输出接口以及电源组成、整机采用型材铝合金机箱,具有结构紧凑、功能完善、携带方便的特点。   2 硬件设计   本文所提出的数字化继电保护测试仪整体硬件结构如图1所示。   2.1 DSP控制器   数字化继电保护测试仪工作时,有大量的数据需要实时处理,因此实时数据处理能力是主控制器选型的关键技术指标。本测试仪方案采用DSP+FPGA硬件架构,采用TI公司的TMS320VC5502作为硬件主控。TMS320VC5502是基于C55系列内核的高性能、低功耗DSP芯片,该芯片具有高达300MHz的工作主频,同时片内包含6个独立的DMA通道,同时可外扩SDRAM用于大数据存储。本设计中利用DSP芯片强大的数据运算能力实现实验流程控制,上、下位机通信,网络报文编解码等功能。   2.2 FPAG系统   测试仪在运行中对时序控制有较为严格的要求,尤其是在数字化测试系统中,对采样报文和GOOSE报文的发送间隔都有严格的时间间隔要求,因此本设计中时序控制采用FPGA实现,相对与DSP系统,FPGA系统在时序控制上能实现更为精准的时序,本方案中FPGA芯片主要作为以太网总线控制器,时间信号解码器,时序控制触发器。FPGA芯片通过16位HPI接口与DSP相连,同时外扩32位以太网控制总线与以太网接口芯片相连。实现网络报文从接口芯片到DSP之间的数据链桥接。   2.3 光以太网接口   数字化继电保护设备与传统设备的一个显著不同是,数字化继电保护设备用光纤接口取代了传统设备的电缆连接模式,因此,数字化继电保护测试仪的主要输出接口为光以太网输出。本方案中MICREL公司的KSZ8862作为光接口驱动芯片,芯片内置两个100M以太网MAC+PHY接口,一个32位通用数据总线接口,可方便与通用CPU总线相连。本设计中,采用3片KSZ8862芯片通过32位总线连接到FPGA实现6个以太网输出接口的硬件设计。   3 软件设计   3.1 上位机软件   上位机软件运行在PC机平台,采用Visual C++作为编程语言。整个测试系统软件采用模块化的设计思想,整,根据实现功能的不同,软件分为多个不同的模块,各个模块通过统一的接口集成到统一的人机界面上。整个系统包括一下模块:人机界面模块、SCD解析及通用参数设置模块、通信接口口、专项实验模块等。上位机与下位机之间数据交换包括三个部分:报文模版、实验数据、控制命令。根据IEC61850通信规约的特点,一个智能设备一旦装置模型确定了,其发送的数据报文的格式也就确定了,变化的仅是报文帧中数据域的实时数据。因此为提高上下位机的通信效率,测试仪所发送的报文首先以报文模版的方式下送至下位机保存,然后专项实验模块根据实验参数生成瞬时实验数据,然后通过通信口向下位机实时发送实验数据和实验控制命令。以手动实验为例,上位机软件实验流程图2所示。   3.2 下位机软件设计   下位机采用DSP作为核心控制芯片,这里我们采用TI公司提供的CCS3.3作为下位机软件开发平台。为了最大限度的发挥DSP芯片的性能,在设计DSP程序时,采用C语言和汇编语言作为编程基础,同时DSP程序的运行环境不基于任何嵌入式系统。下位机的主要作用是实验数据的数据帧合成和实验数据发送流程的控制。   3.2.1

文档评论(0)

bokegood + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档