基于SDRDPSK调制解调器设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于SDRDPSK调制解调器设计

基于SDRDPSK调制解调器设计   【摘 要】本文研究了基于SDR的DPSK调制解调器的实现方法,对DPSK调制与解调中的重难点进行了研究。并通过SDR开发平台实现了对音频信号在8K采样率下的调制与解调。仿真结果表明基本达到了设计要求。   【关键词】SDR;DPSK;调制;解调   Analog Front-end Circuit design   XIE Xing TIAN Ke-chun AO Fa-liang   (School of Information and Communication, Guilin University of Electronic Technology, Guilin Guangxi 541000, China)   【Abstract】The realization method of DPSK modulation and demodulation based on Software Defined Radio is researched in this paper. The Heavy and difficult of DPSK modulation and demodulation are studied. And the SDR development platform for the realization of modulation and demodulation of audio signal in the sampling rate of 8K.The simulation results show that the design basically meet the requirement.   【Key words】SDR;DPSK;Modulation;Demodulation   0 引言   DPSK是差分移相键控“Differential Phase Shift Keying”的缩写,是指利用调制信号前后码元之间载波相对相位变化来传递信息,其也是数字调制方式的一种。运用DPSK调制技术可用来实现提高混沌通信系统的性能,并且可提高信号的隐藏性。可编程芯片是软件无线电的核心,其能够最大限度地用软件来实现信号处理以减少模拟前端的运算量,可灵活实现调制解调制式的选择与平台的优化升级。本文基于软件无线电平台,重点研究了DPSK调制解调系统中的关键模块,如调制端的成型滤波器,解调端的载波同步和位同步。   1 DPSK调制模块   本节中将介绍DPSK调制模块的设计与仿真验证,基本指标如下:   信源速率:64Kbps   中频载波频率:1MHz   A/D与D/A速率:7.2MSPS   滤波器阻带衰减:60dB   滤波器通带衰减:0.001   DPSK的调制框图如图1所示。   图1 DPSK调制系统框图   DPSK的调制过程中,重难点在于成型滤波器的设计,下面就这一重点进行研究。   1.1 成型滤波   由傅里叶变换性质可知:时域有限信号其频谱是无限延伸的,然而频带受限信号其时域是无限延伸的。因此,若是将差分编码后的方波直接进行调制,即占用了过多的带宽,又导致经过频带受限的系统解调后,其时域延伸对前后码元造成干扰,即出现所谓的码间串扰现象。实际上,可通过添加一个升余弦滚降滤波环节来解决此问题[1]。升余弦滚降滤波器不但能够提供平滑的过渡带,而且通过改变滚降系数来改变成型信号波形。其频域响应为:   ■(1)   时域响应为:   ■(2)   式中:Ts为符号间隔,α为滚降因子,其取值范围为0≤α≤1。当α较大时,由式(1)和式(2)知:频域带宽较大导致其频带利用率较低,而且时域拖尾衰减快对定时精度要求低。当α较小时:频带利用率较高,但是增加了对定时精度的要求。   升余弦滚降系统的带宽为:   B=■Ts(3)   频带利用率为:   η=■(B/Hz)(4)   因此综合考虑在成型模块的设计中设置α=0.5。   为满足奈奎斯特无失真传输条件,需对收发机的整体结构进行考虑。信号的传输是通过发送滤波、信道和接收滤波器共同实现的。为简化信道模型,设理想信道即C(Ω)=1。这样,原来的升余弦滤波器被分成两部分:其一,发送端的平方根升余弦滤波器;其二,接收端的平方根升余弦滤波器。它们之间具有如下关系:   G(Ω)=GT(Ω)GR(Ω)(5)   g[k]=gT[k]?茚gR[k](6)   信道模型可以用下图2所示。   图2 信道模型   通过以上分析,成型滤波的模块设计是采用平方根升余弦滤波器来实现成型的。因为FPGA中算法模块的数据是统一设置成12位宽,所以在成型滤波之前,需将差

文档评论(0)

189****7685 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档