应用于锁相环低电压高性能电荷泵设计.docVIP

应用于锁相环低电压高性能电荷泵设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
应用于锁相环低电压高性能电荷泵设计

应用于锁相环低电压高性能电荷泵设计   摘要:该文设计采用SMIC 1.2V, 0.13μm CMOS工艺。通过对电荷泵的非线性特性分析,设计一种低电压,高性能的电荷泵电路。这种电荷泵电路上下支路的电流失配在300m V ~900mV的输出摆幅下得到很好的优化,与传统低压结构比较有明显优势,同时设计中也抑制了电荷共享等电学失配。   关键词:电荷泵;锁相环;高性能;低压   中图分类号:TP311文献标识码:A文章编号:1009-3044(2009)04-0997-02   A Low Voltage and High Performance Charge Pump Design for PLL Application   YANG Qing1,2, LI Zhi-qun1   (1.Southeast University,Institute of RF- OE-ICs, Nanjing 210096,China;2.Southeast University Institute of IC,Nanjing 210096,China)   Abstract: This paper describes a CP (charge pump) for PLL (phase locked loop) by SMIC 1.2V, 0.13 μm CMOS process. This proposed circuit, as a high performance,low voltage and perfect currents match circuit, which is based on analyzing nonlinear character of CP. It has good optimum mismatch when output is between 300m V~ 900m V, it has better performance than conventional structure, reducing electrical mismatch such as charge sharing is also as a part of the design consideration.   Key words: CP (charge pump);PLL (phase locked loop);low voltage;high performance   1 引言   锁相环是现代通信系统和数模混合电子系统不可或缺的模块。目前通信业界的不断革新促使低功耗,高速成为了锁相环电路发展的方向。有效延长电池生命和良好的性能显得尤为重要,于是高速,低功耗成为了锁相环设计的一大挑战。   电荷泵锁相环具有低功耗,低抖动和低成本等特点。其结构如图1所示,电荷泵锁相环在频率综合器,时钟恢复电路中被广泛采用。理想的电荷泵锁相环具有无限的环路直流增益。若不考虑压控振荡器的电压输入范围。则该锁相环就有无限的频率捕捉范围只要电荷泵是理想的。锁相环对于参考频率源频率抖动就有零静态相位误差,但实际所用的电荷泵不可避免地有电荷泄露;充放电流失配;电荷泵泵开关时间延时不同等不利因素。这些因素都不同程度地造成输出频率的相位偏差,进而降低输出时钟的抗噪声性能。      图1图2 图3 图4   2 设计中非线性的考虑   如图2所示,电荷共享是由于相位锁定时S1,S2断开,S1电压上拉为VDD,而S2被下拉为GND,都与C点在电压不相同,当S1与S2同时导通时会在C处产生一个扰乱电压,给予VCO控制电压的错误电压抬高或者拉低,导致锁相环工作不稳定。其解决方法有:插入一个单位增益放大器使得S1,S2的电压通过负反馈得以耦合(如图3)。   时钟馈通和电荷注入是由于S1,S2关断瞬间,沟道寄生电容的放电,导致C点的电压会有小的尖刺,也会影响VCO的控制电压。其解决方式主要是通过使管子开启时在饱和态,这样工作状态下关断瞬间,寄生电容的电荷会流向源级,从而避免了对C点的电荷注入的影响,保证了整个环路的稳定,同时保证管子的寄生电容远小于充电电容,这些效应都会相对减弱。   静态电流失配是电荷泵中的重点,上下支路电流的不匹配也会导致压控振荡器控制电压的波动(图5),从而造成不小的带内噪声贡献,所以电流的完全匹配是电路中所需要的结果。为解决这个问题所提出的方法有很多,也都能在一定程度上改善电荷泵的性能。例如可以考虑使用单纯的NMOS或者PMOS做电流镜这样可以抑制由于器件电学性能不同所引起的电流不匹配。也可以考虑使用误差放大器来纠正电流失配(如图4)。从本质上考虑沟道效应所引起的电流不匹配,提高输出电阻来减小沟道调制效应也不失为一种好的

文档评论(0)

151****1926 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档