AD6645在软件无线电中高速采样电路的设计.docVIP

AD6645在软件无线电中高速采样电路的设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
AD6645在软件无线电中高速采样电路的设计

AD6645在软件无线电中高速采样电路的设计   摘 要:文中介绍了采样理论和AD6645的主要特性及其在信号采样中的实际应用电路。   关键词:软件无线电;AD6645;采样   中图分类号:TP337文献标识码:A文章编号:1000-8136(2009)17-0137-02      软件无线电是在一种通用的硬件平台,通过加载不同的软件实现不同的无线通信功能,从而将无线通信新系统、新产品的开发逐步转移到软件上来。它的核心思想就是对接收到的射频模拟信号尽可能早地直接进行数字化,获得数字信号处理器能够处理的数据流,数字信号处理器通过调用不同的软件模块来实现多样的功能。其中,模拟信号的数字化是最重要的部分之一,信号采样的优劣直接影响整个系统的性能。   1 采样理论   1.1 低通信号采样理论   奈奎斯特抽样定理(即低通信号的均匀抽样定理)告诉我们,一个频带限制在0至fx以内的低通信号x(t),如果以fS≥2fx的抽样速率进行均匀抽样,则x(t)可以由抽样后的信号xS(t)完全确定,即xS(t)包含有x(t)的成分,可以通过适当的低通滤波器不失真地恢复出x(t)。最小抽样速率fS=2fx称为奈奎斯特速率。奈奎斯特采样定理为我们指出了对信号采样时所必须遵循的基本准则。为了避免发生混叠现象,在ADC前需放置抗混叠滤波器,使得输入信号的带宽限制在第一个奈奎斯特频带以内。   1.2 带通信号采样理论   当被采样的模拟信号是带通信号,即信号的频谱分布在(fL,fH),带宽B=fH-fL关。根据采样定理,仍然可以按照2fX采样速率对信号进行采样,但如果fHB,则采样率会很高。事实上,对于带通信号从采样频率并不需要达到最高频率的2倍,以fS≥B的采样速率对带宽为B的带通信号进行采样称为带通采样,也称为欠采样(Undersampling),采样频率可以有下面式子决定。   采样过程中在频域的效应可以看成是以2的间隔分为频谱相似的区域,这些区域称为奈奎斯特(Nyquist)带。根据采样后频谱周期拓展的特性,每一个奈奎斯特带包含相同频潜的复制,这种复制并不是完全相同的复制频谱,而是相邻奈奎斯特带频谱的镜像。   2 AD6645简介及其主要特性   AD6645是采用COMS技术的高速高性能单片集成的14位模数转换器,其最高采样频率可以达到lOSMSPS。它采用分级流水线结构,由多个低分辨率的ADC和DAC跟采样保持器TH组合起来,构成高分辨率的ADC,片内还包括了误差校正电路、内部参考电压等。较为适合应用在高速采样电路当中。   AD6645主要特性:模拟输入带宽典型值是270 MHz;多音无杂散动态范围可达100 dB;保持采样率可达80 MS/s;信噪比典型值为75 dB;3.3V COMS兼容的数字输出,输出格式为2的补码形式;差分模拟输入和时钟输入,具有低噪声、低失真等优良性能。   3 电路设计   3.1 模拟输入驱动电路   AD6645的模拟输入端要求采用差分输入。其模拟输入电路见图1。驱动AD6645的模拟信号必须通过交流耦合送进输入端。实际使用时可以用变压器阻抗比为4∶1的射频变压器。图中Rt=60.4Ω,Rs=25Ω,变压器的阻抗比为4∶1,则输入端的匹配阻抗为50Ω。次级的串联电阻Rs,用来隔离变压器和AD6645,它有助于防止A/D中的动态电流返回到变压器的次级端。   3.2 编码时钟输入电路   AD6645的时钟信号要求具有高纯度和极低的相位噪声等特性,以防止A/D性能的恶化。为了优化整个系统的性能,AD6645的时钟输入必须采用差分输入形式,而且时钟信号常常以交流藕合方式通过变压器或电容器送至ENCODE和ENCODE管脚,图2为AD6645的时钟输入电路图。变压器的次级有两个背靠背的肖特基二极管,作用是将送入到AD6645的差分时钟信号的电压幅度限制约为0.8 V,起到了限幅的作用,同时也降低了噪声对ENC端的影响。   3.3 电源、接地和退耦电路   AD6645有单独的模拟和数字电源引脚,为了获得最好的性能,模拟和数字电源单独供电,并要做好退耦电路,每个电源引脚旁要放置0.1 PF的表面贴装的片状去耦电容,并且尽可能地靠近芯片。   接地方面,如果将模拟地和数字地进行分开处理,有些动态电流在达到公共接地点之前会在系统中经过很长的路径返回公共地,这样,就可能会引起一些不期望的电磁干扰或射频干扰的问题,因而是应该尽量避免。在AD6645中没有将数字地和模拟地分开,为了优化性能,器件商建议设置公共的接地层,将公共接地层统一做模拟地来处理。采用统一地实际上也有可能会增加一些额外的噪声问题,如在ADC的模拟输入端附近,数字地电流会叠加在模拟地电流之上。为了减小这

文档评论(0)

317960162 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档