基于SP的数字钟设计电子信息工程毕业论文.docVIP

基于SP的数字钟设计电子信息工程毕业论文.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于SP的数字钟设计电子信息工程毕业论文.doc

编号(学号): 基于DSP的数字钟设计 题 目: 基于DSP的数字钟设计 学 院: 信息与电气工程学院 专 业: 电子信息工程 姓 名: 指导教师: 成 绩: 完成日期: 基于DSP的数字钟设计 DSP芯片既具有高速数字信号处理功能,又具有实时性强、功耗低、集成度高等 嵌入式微计算机的特点,所以随着科技的发展,DSP技术在机电控制领域的砬用愈加广 泛。LED可显示字符,且显示清晰美观、功耗低,在电子产品中也广泛应用。 现今,高精度的计时工具大多数都使用了石英晶体振荡器,由于电子钟,石英表, 石英钟都采用了石英技术,因此走时精度高,稳定性好,使用方便,不需要经常调校, 数字式电子钟用集成电路计时时,译码代替机械式传动,用LED显示器代替显示器 代替指针显示进而显示时间,减小了计吋误差,这种表具有吋,分,秒显示吋间的功 能,还可以进行时和分的校对,片选的灵活性好。 时钟电路在计算机系统中起着非常重耍的作用,是保证系统正常工作的基础。在 一个DSP应用系统中,时钟有两方而的含义:一是指为保障系统正常工作的基准振荡 定时信号,主要由晶振和外围电路组成,晶振频率的人小决定了 DSP芯片系统工作的 快慢;二是指系统的标准定吋吋钟,即定时时间,它通常有两种实现方法:一是用软 件实现,即用DSP芯片内部的可编程定时/计数器来实现,但误差很大,主要用在对 时间精度要求不高的场合;二是用专门的时钟芯片实现,在对时间精度要求很高的情 况下,通常采用这种方法,典型的时钟芯片有:DS1302, DS12887, X1203等都可以 满足高精度的要求。 本文主要介绍用DSP芯片内部的定时/计数器来实现电子吋钟的方法,本设计由 TMS320LF2407芯片和LED数码管为核心,辅以必要的电路,构成了一个DSP电子 时钟。 数字时钟方案 数字时钟是木设计的最主要的部分。木方案完全用软件实现数字时钟。原理为: 在单片机内部存储器设三个字节分别存放时钟的时、分、秒信息。利用定时器与软件 结合实现1秒定时中断,每产生一次中断,存储器内相应的秒值加1;若秒值达到60, 则将其清零,并将相应的分字节值加h若分值达到60,则清零分字节,并将时字节 值加1;若时值达到24,则将十字节清零。该方案具有硬件电路简单的特点。而H, 由于是软件实现,当DSP芯片不上电,程序不执行时,时钟将不工作。 数码管显示方案 初步计划采用动态显示。所谓动态显示就是一位一位的轮流点亮各个位,对于显 示器的每一位来说,每隔一段时间点亮一次。利用人的视觉暂留功能可以看到整个显 示,但必须保证扫描速度足够快,字符才不闪烁。显示器的亮度既与导通电流有关, 也于点亮时间与间隔时间的比例有关。调整参数可以实现较高稳定度的显示。动态显 示节省了 I/O 口,降低了能耗。 总体设计 利用TMS320LF2407芯片制作简易电子时钟,由六个LED数码管、五个按键、 数码管驱动74HC273及数码管位选74HC138,如下图所示: 图系统框图 模块设计 位选芯片74HC138 74HC138是一款高速CMOS器件,74HC138引脚兼容低功耗肖特基TTL(LSTTL) 系列。 74HC138可充当一个8输出多路分配器,未使用的使能输入端必须保持绑定在各 白合适的高有效或低有效状态。74HC138与74HC238逻辑功能一致,只不过74HC138 为反相输出。74HC138译码器可接受3位二进制加权地址输入(A,B和C),并当使 能时,提供8个互斥的低有效输出(Y0至Y7)。74HC138特有3个使能输入端.?两 个低有效(-S2和-S3)和一个高有效(S1 )。除非S2和S3置低且S1置高,否则74HC138 将保持所有输出为高。利用这种复合使能特性,仅需1片74HC138芯片即可轻松实 现6个数码管的选择导通。如图2.2所示: A Y0 B Y1 C Y2 Y3 74HC138 Y4 S1 Y5 ?S2 Y6 -S3 Y7 图74HC138译码器 驱动芯片74HC273 74HC273是一款高速CMOS器件,74HC273引脚兼容低功耗肖特基TTL(LSTTL) 系列。74HC273具有八路边沿触发,D型触发器,带独立的D输入和Q输出。74HC273 的公共时钟(CLK)和主复位(-CLR)端可同时读取和复位(清零)所有触发器。每 个D输入的状态将在时钟脉冲上升沿之前的一段就绪时间内被传输到触发器对应的 输出(Qn)上。一旦CLR输入电平为低,则所有输出将被强制置为低,而不依赖于 时钟或者数据输入。74HC273适用于要求原码输岀或者所有存储元件共用时钟和主复 位的应用,如下图所示: 1D2D3D4D5D6D7D8DQQQQQQQQ1234567S74HC273CLK 1D2D3D4D5D6D7D8D Q

文档评论(0)

ggkkppp + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档