- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于verilghl的万年历.doc
基于Ver i I og HDL的万年历
设计与总结报告
题目名称: 基于Veril叩HDL的万年历研究设计
报告人:
院系/年级/专业:
指导教师:
制作日期:
基于Ver i I og HDL的万年历
基于Verilog HDL的万年历设计,主要完成的任务是使用Verilog语 言,在QtiartuS2上完成电路设计,程序开发模拟,基于功能是能够 显示/修改年月日时分秒。电路设计模块:分频、控制、时间显示调 整、时分秒、年月日、显示控制、译码器。各个模块完成不同的任务, 合在一起就构成了万年历电路设计。软件模拟直接在Quartus2上进
行。
随着科学技术的发展,时间观念越来越熏,但是老式的钟表以 及口历等时间显示工具己不合时宜。对此,数字钟表的设计有了用武 之地。基于Verilog的万年历设计,采用软件开发模拟,开发成本低, 而且在功能设计上有了很大的灵活度。同时,该设计的精度远远超过 钟表,并且不需要维修。综上所述,本设计具有设计方便、功能多样、 电路简洁、成本低廉等优点。符合社会发展趋势,前景广阔。
关键词:万年历,Verilog HDL, Quartus2
Based on the design of the calendar Verilog HDL circuit
Abstract
The calendar based on FPGA design, the main task is to use Verilog language, in the Quartus2 complete circuit design module is divided into several modules: point frequency, control and time display adjustment, arc, date, display, when control, decoder. Each module complete different tasks, together they form a calendar system circuit design. Software simulation on directly in Quartus2. With the development of technology and science, the concept of time is more and more heavey,but old-fashioned clock and
calendar etc time display tools are not very good.
Key words: Calendar, Verilog HDL,Quartus2
目录
TOC \o 1-5 \h \z 翻 1
Abstract 2
HYPERLINK \l bookmark5 \o Current Document \h 第一章万年历发展介绍及Verilog HDL简介 3
1.1万年历的发展 3
1.2Verilog HDL 简介 4
第二章设计原理 5
2.1组成模块 6
2.2系统设计图 7
第三章各功能模块介绍 8
第四章模拟仿真 11
4.1年月曰仿真 12
4. 2时分秒仿真 13
HYPERLINK \l bookmark10 \o Current Document \h 总结结论 14
万年历的发展介绍及Verilog HDL简介
1.1万年历的发展
钟表、日历等的数字化大大方便了我们的日常生活,同时大大扩展了 其功能,而这些功能的实现,均以钟表的数字化为基础的。因此, 研究数字化钟表以及扩大其应用,有现实意义。
此次设计与制作数字万年历就是为了 了解数字钟的原理,从而学会制 作。通过它也可以进一步学习掌握各种逻辑电路与时序电路的原理与 使用方法。
1.2 Verilog HDL 简介
Verilog HDL 是一种硬件描述语言(HDL:Hardware Discription Language),是一种以文本形式来描述数字系统硬件的结构和行为的 语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示数字逻辑 系统所完成的逻辑功能。Verilog HDL和VHDL是0前世界上最流 行的两种硬件描述语言,都是在20世纪80年代中期开发出来的。
前者由Gateway Design Automation公司(该公司于1989年被
Cadence公司收购)开发。两种HDL均为IEEE标准。
2.1组成模块
根据一般EDA实验设备的输入/输岀接口的容限,本设计采用8只七 段数码管分时完成时、分、秒或年、月、円的显示。设计电路的计时 器模块用于完成一天中的24小时计时;年月日模块接受计时器模
您可能关注的文档
- 基于S2SH架构的课程设计实训教学示例项目——《客户关系管理RM系统》——实现项目中..doc
- 基于S5460A的智能电力控制系统..doc
- 基于S7300PL不规则空间曲线自动焊接系统设计.doc
- 基于s7300pl的压壳fitting安装及检测系统设计论文资料.doc
- 基于SA思想的WF通信在软件系统中的研究与应用.doc
- 基于SA方法的新能源汽车推广应用政策研究.doc
- 基于SA架构的动物防疫远程管理平台项目可行性研究报告.doc
- 基于SA框架体系的社会信息统计管理系统研究..doc
- 基于SA的实验教学管理原型系统的研究..doc
- 基于SemRank的WME专家权威度计算方法研讨.doc
文档评论(0)