基于EDA地位数码显示频率计.docVIP

  • 7
  • 0
  • 约1.59万字
  • 约 24页
  • 2018-11-05 发布于江苏
  • 举报
基于EDA地位数码显示频率计

华东交通大学课程设计报告 4 - 基于EDA的数字频率计的设计 【摘 要】在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。电子计数器测频有两种方式:一是直接测频法,即在一定闸门时间内测量被测信号的脉冲个数;二是间接测频法,如周期测频法。直接测频法适用于高频信号的频率测量,间接测频法适用于低频信号的频率测量。本文阐述了用VHDL语言设计了一个简单的数字频率计的过程。 【关键词】EDA;VHDL;数字频率计;波形仿真; 1.1 设计要求 借助于FPGA/CPLD的开发技术,设计一个4位十进制数字显示的数字式频率计,具体要求如下: (1)4位十进制数字显示的数字式频率计的测量范围为1k~9999KHZ,测量单位为KHZ; (2)要求量程能够自动转换,即几十KHZ显示小数点后两位,而几百KHZ则显示小数点后一位; (3)当输入信号小于1KHZ时,输出全0,当输入大于9999KHZ时,输出显示全H。 1.2方案论证 采用FPGA/CPLD芯片作为控制核心单元,完成各功能模块。首先将被测信号与控制信号加在FPGA/CPLD芯片上,通过在芯片内部进行各逻辑操作,完成分频、计数及

文档评论(0)

1亿VIP精品文档

相关文档