和差通道数据采集与处理机设计与实现-信号获取与探测专业论文.docxVIP

和差通道数据采集与处理机设计与实现-信号获取与探测专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
和差通道数据采集与处理机设计与实现-信号获取与探测专业论文

ABSTRACT ABSTRACT Data acquisition of sum and different channel and processing machine are important parts in the digital receiver of single-pulse coherent radar,which al e important to improve the range resolution,velocity measure accuracy and angle meas啊e accuracy for the digital receiver.The central goal is to design a stable signal processing board with good signal integrity,large band丽d啦large data processing capability,high resolution and high sampling rate. Relying on actual research projects,a single-pulse coherent radar di罾tal receiver is designed in this paper.The main duties indude the designs of a di酉tal receiver,the designs of a signal board and hardware implementation,FPGA program writing, Hardware and soRware debugging,and the system debugging,major jobs summarized as follows: 1.According to sta91e-pulse coherent radar system requirements,the signal processor system is designed,and the function of each module is determined. 2.According to the signal processing board functional requirements and performance indicators,14bit/80MSPS dual—channel signal processing board is designed in this paper. 3.Factors affecting the signal integrity are studied,solutions to improve the signal integrity,such as devices layout,the signal traces are proposed. 4.The program of digital down conversion is designed.AⅡthe work including matlab simulation,verilog programming and testing ale finished. 5.11be interface converter in FPGA is designed. The test of signal processing board interfaces,functional modules and the system ale completed.The field test of the radar is completed,which obtains good results. Keywords:single-pulse coherent radar Digital Receiver,signal inte嘶ty,AD Acquisition Ⅱ 独创性声明 本人声明所呈交的学位论文是本人在导师指导下进行的研究工 作及取得的研究成果。据我所知,除了文中特别加以标注和致谢的地 方外,论文中不包含其他人已经发表或撰写过的研究成果,也不包含 为获得电子科技大学或其它教育机构的学位或证书而使用过的材料。 与我一同工作的同志对本研究所做的任何贡献均已在论文中作了明 确的说明并表示谢意。 签名: 盛堑垒垒 日期:砂/D年多月≥‘)日 论文使用授权 本学位论文作者完全了解电子科技大学有关保留、使用学位论文 的规定,有权保留并向国家有关部门或机构送交论文的复印件和磁 盘,允许论文被查阅和借阅。.本人授权电子科技大学可以将学位论

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档