高密度计算与多核系统设计技术研究-微电子学与固体电子学专业论文.docxVIP

高密度计算与多核系统设计技术研究-微电子学与固体电子学专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
高密度计算与多核系统设计技术研究-微电子学与固体电子学专业论文

高密度计算与多核系统设计技术研究摘 高密度计算与多核系统设计技术研究 摘 要 随着人们对计算机产品性能的要求越来越高,特别是对于工程上的高密度 计算,单处理器系统已不能满足人们的要求。伴随着集成电路工艺技术的发展, 多核技术已成为下一代集成电路设计的趋势。其中,如何提高多个核之间的通 讯效率成为片上多处理器系统(Multiprocessors System.on.Chip。MPSoC)设计的 关键。在中小规模的多核系统设计中,多以总线架构作为其片上通讯架构。传 统的总线架构无法满足并行通讯的要求,随着处理器数目的增多,通讯效率更 是随着降低,进而成为制约整体性能提升的瓶颈。本文在RTL级设计并实现了 基于AXI总线协议的通讯架构,在对AXI总线通讯架构研究的基础上,对多核 系统进行高密度计算的潜能进行了挖掘,并对如何发挥多核系统的并行性以及 系统优化等问题进行了一些基础性的探索。论文的主要工作如下: 首先,本文设计并实现了基于AXI总线架构多核系统平台,重点阐述了总 线架构中的各个子模块的设计。 其次,以矩阵运算为例对高密度计算进行了一些研究,探索不同工作负载、 通讯架构对多核系统性能的影响。大量的实验结果表明,在中小规模的设计中, 基于AXI总线架构的多核系统具有优异的加速比性能。 最后,论文以MPEG-4视频解码为实际应用案例,就复杂计算问题在MPSoC 系统中的实现与优化问题进行了探索。直接将一个复杂计算问题在MPSoC系统 中实现并不能达到理想的效果,必须根据硬件及算法特征,对算法进行优化, 使负载均衡才能发挥多核并行计算的优势。 关键字:MPSoC,高密度计算,AXI,加速比, Research Research Oil High—density Computing and Design Technology of Multi-core System ABSTRACT As people becoming increasingly demanding on perfermece,Especially for engineering high.density computing,single—processor system has not satisfied people’S requirements enough.Along with the development of IC process technology,multiple processors technology has become the trend of next generation IC design.The key of MPSoC design is How to improve the efficiency of communication between multiple processors.In the small and medium-scale multi.core system design,we ususlly choose on-chip bus as its communications architecture.Traditional bus architectures can’t meet the requirements of parallel communications,and with the number of processors increases,communication efficiency even reduces,and becomes a bottleneck restricting the overall performance.In this paper,we design and implement the communication architecture based on AXI bus protocol in RTL-level.On the basis of research on AXI bus communication architecture,the paper did some basic exploration of high.density computing,parallelism exoloiting and how to optimize the performance of multi.core.The main job of this paper is as follows: Fisrt,this paper designs and implements multi—core systems platform based on AXI bus ar

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档