第4章 数集成电路第3版.pptx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第4章 数集成电路第3版

4.1 逻辑代数运算规则;电子信号;集成电路;集成电路; 逻辑代数又称布尔代数,是研究逻辑关系的一种数学工具,被广泛应用与数字电路的分析与设计。逻辑代数表示的是逻辑关系,它的变量取值只有1和0,表示两个相反的逻辑关系。 ;4.1 逻辑代数运算规则;4.1 逻辑代数运算规则;逻辑代数运算规则的证明;4.2.1 逻辑函数的表示方法;概述;;4.2.1 逻辑函数的表示方法;4.2.1 逻辑函数的表示方法;4.2.1 逻辑函数的表示方法;;;;;;;;;;4.3.1 TTL门电路;门电路:是数字电路的基本逻辑单元;几种门电路的图形符号和逻辑功能;;TTL与非门电路;(1)工作原理:;(1)工作原理:;(2)电压传输特性;(2)电压传输特性;(3)主要参数;(3)主要参数;(3)主要参数;(3)主要参数;(3)主要参数;(3)主要参数;三态门的作用:;结构;工作原理;图形符号;三态门的应用;;三态门的应用;结构;结构;4.4.1 组合逻辑电路的分析和设计方法; 把门电路按一定规律加以组合,可以构成具有各种逻辑功能的逻辑电路。 这种电路叫组合逻辑电路。;组合逻辑电路的分析: 是指在逻辑电路结构给定的情况下,通过分析,确定其逻辑功能。 ;组合逻辑电路的分析和设计的流程图;组合逻辑电路分析的具体步骤: 1.根据已知逻辑电路图写出逻辑表达式。 2.利用代数法对逻辑表达式进行化简,化简成最简逻辑表达式。 3.根据最简逻辑表达式列出逻辑状态表。 4.根据逻辑状态表分析逻辑电路的逻辑功能。;[例4.4.1] 分析图示组合逻辑电路的功能。 ;(4)功能:用与非门组成的异或门电路 ;组合逻辑电路设计的具体步骤: 1.根据给定的逻辑功能定义相应的输入、输出变量。 2.根据给定的逻辑功能和定义的输入、输出变量列出逻辑状态表。 3.根据逻辑状态表写出逻辑表达式。 4.利用代数法对逻辑表达式进行化简,化简成最简逻辑表达式。 5.根据最简逻辑表达式画出逻辑电路图;组合逻辑电路的设计;组合逻辑电路的设计;组合逻辑电路的设计;;;;;;;;;;;;;;;;;;4.5.1 基本RS触发器; 时序逻辑电路:它的输出不仅与当前时刻的输入状态有关,而且与电路原来的状态有关。;结构:;4.5.1 基本RS触发器;4.5.1 基本RS触发器;4.5.1 基本RS触发器;4.5.1 基本RS触发器;4.5.1 基本RS触发器;4.5.1 基本RS触发器;4.5.1 基本RS触发器;;;;;;;;;;;;;;;;;;;4.6.1 时序逻辑电路的分析方法;时序逻辑电路的特点:;时序逻辑电路的分析任务:;时序逻辑电路的分析步骤:;时序逻辑电路的分析步骤:;[例题4.6.1]分析图示时序逻辑电路的功能,假设初始状态为Q2Q1Q0=011。 ;[解](1)分析电路结构:该时序逻辑电路由三个JK触发器F0、F1和F2组成,它们受同一个时钟脉冲CP控制,因此是同步时序电路。 ;4.6.1 时序逻辑电路的分析方法;(5)例题4.6.1的波形图 ;[例题4.6.2]分析图示时序逻辑电路的功能,假设初始状态为Q3Q2Q1Q0=0000。 ;[解](1)分析电路结构:该时序逻辑电路由四个JK触发器FA、FB 、FC和FD组成,它们受同一个时钟脉冲CP控制,因此是同步时序电路。 ;4.6.1 时序逻辑电路的分析方法;;;;;;;;;;;;;;;;;;;;;;;;;;;;4.7.1 半导体存储器; 存储器用来存储二进制数,是计算机和一般数字系统必不可少的。目前大量使用的有半导体存储器、磁盘存储器和光盘存储器等。根据存储功能分为只读存储器(Read Only Memory ,简称ROM)和随机存储器(Random Access Memory ,简称RAM)两大类。 ; 半导体存储器是用来存放大量二进制信息的一种大规模半导体数字集成电路,它具有集成度高、存取速度快、体积小、功耗小、价格便宜和便于扩充等优点,通常作为计算机的内部存储器使用。;4.7.1 半导体存储器;4.7.1 半导体存储器;4.7.1 半导体存储器;4.7.1 半导体存储器;4.7.1 半导体存储器;4.7.1 半导体存储器;;;;;;;;;4.8.1 可编程只读存储器(PROM); 可编程逻辑器件(Programmable Logic Device,简称PLD)是20世纪70年代发展起来的一种新型逻辑器件。一般来说,PLD器件是一种由用户配置的可完成某种逻辑功能的电路。大多数的PLD由一个与陈列和一个或阵列组成,其最终的逻辑结构和功能由用户编程决定:可以对其中的一个阵列编程;也可以同时对两个阵列编程。 ;可编程逻辑器件(PLD)的基本方框图 ;ROM的阵列表示;4.8.1 可编程只读存储器(PR

文档评论(0)

wnqwwy20 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:7014141164000003

1亿VIP精品文档

相关文档