基于fpga的数字上下变频器的研究与设计-电子与通信工程专业论文.docxVIP

基于fpga的数字上下变频器的研究与设计-电子与通信工程专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于fpga的数字上下变频器的研究与设计-电子与通信工程专业论文

独创性(或创新性)声明 本人声明所呈交的论文是我个人在导师指导下进行的研究工作及取得的研究成 果。尽我所知,除了文中特别加以标注和致谢中所罗列的内容以外,论文中不包含其 他人已经发表或撰写过的研究成果;也不包含为获得桂林电子科技大学或其它教育机 构的学位或证书而使用过的材料。与我一同工作的同志对本研究所做的任何贡献均已 在论文中做了明确的说明并表示了谢意。 申请学位论文与资料若有不实之处,本人承担一切相关责任。 本人签名: 日期: 关于论文使用授权的说明 本人完全了解桂林电子科技大学有关保留和使用学位论文的规定,即:研究生在 校攻读学位期间论文工作的知识产权单位属桂林电子科技大学。本人保证毕业离校 后,发表论文或使用论文工作成果时署名单位仍然为桂林电子科技大学。学校有权保 留送交论文的复印件,允许查阅和借阅论文;学校可以公布论文的全部或部分内容, 可以允许采用影印、缩印或其它复制手段保存论文。(保密的论文在解密后遵守此规 定) 本学位论文属于保密在____年解密后适用本授权书。 本人签名: 日期: 导师签名: 日期: 摘 摘 要 I I 摘 要 本论文研究的主要内容是基于现场可编程逻辑门阵列(FPGA)的数字上下变频 器的设计与实现。设计基于软件无线电模块化、标准化的思想,以多速率信号处理理 论为核心,采用软件无线电的架构和 FPGA 技术,在对软件无线电台的数字上下变频 器系统的方案进行研究与设计的基础上,研究各个功能模块的高效算法。文中首先介 绍的是积分梳状(CIC)滤波器和半带(HB)滤波器相结合的多速率抽取插值滤波模 块,为了补偿积分梳状滤波器的通带衰减,设计引入了二阶多项式补偿(ISOP)滤 波器。接下来介绍了脉冲成型滤波器模块和采用了分布式算法结构的信道匹配滤波器 模块,最后分别介绍的是坐标旋转矢量(CORDIC)算法和基于查找表(LUT)的数 控振荡器(NCO)模块。 本文主要研究的工作是围绕如何将抽取、插值滤波器和混频器等功能结合在一 起,寻找最优化的设计,最大限度减少数字上下变频的运算量,使得在有限的硬件逻 辑资源条件下,完成多采样率和上下变频的功能。 本设计采用自顶向下模块化的设计方法,按需要实现的系统功能将数字上下变频 器划分为基本模块单元。根据系统设计的技术指标要求,整个设计应用 Altera 开发环 境 QuartusⅡ9.1 作为综合、布局布线工具,系统中各个模块均采用 Verilog HDL 语言 编 程 实 现 , 结 合 Matlab2011b 进行 滤 波 器 参 数 辅 助 设 计 , 使 用 Mentor 公司 的 Modelsim6.5b 仿真工具进行功能验证及时序仿真,并以 Altera 公司的 CycloneⅢ系列 的 EP3C40Q240C8 芯片为硬件平台,对其进行测试,通过板级测试得出数字上下变 频的系统级仿真实现结果,进一步验证它的可行性,占用硬件逻辑资源少,具有一定 的理论研究价值与工程应用价值。 关键词 :软件无线电;FPGA;数字上下变频;滤波器;抽取;内插 II II Abstract Abstract The main content of this research is the design and implementation of Digital Up Conversion and Digital Down Conversion which are based on the field-programmable gate array (FPGA). The core of the design in the paper is multi-rate signal processing theory. Whats more, the design is based on the idea of Software Defined Radio modularization and standardization, and adopts the software radio architecture and FPGA technology, which are on the basis of the research and design of the system scheme of Digital Up Conversion and Digital Down Conversion, and to research efficient algorithm in each function module. This paper first introduces rate decimation and interpolation filtering module

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档