- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于c-jtag的软核研究-检测技术与自动化装置专业论文
摘要
摘要
I万方数据
I
万方数据
摘要
电子技术的发展日新月异,芯片功能不断被增强,系统设计也早已从当初简单 的电路板设计演变成多芯片片上系统(SoC)架构的设计。随之而来的是对测试端
口提出越来越严格的要求,致使传统的测试端口标准已不能满足当前的任务需求。 IEEE 1149.7 标准(C-JTAG)的出现正致力于解决所面临的这些难题。IEEE 1149.7 标准作为一种全新的测试与调试接口标准,它在完全兼容 IEEE 1149.1 标准的同时, 支持星型扫描拓扑结构,支持多 TAPC 系统结构,并减少了调试测试所需的管脚数, 进而提高了管脚利用效率。
本文在深入研究 IEEE 1149.7 标准的基础上,探讨设计了符合 IEEE 1149.7 标 准的 C-JTAG 软核结构。根据自上而下及先整体后模块的设计原则,本文将所设计 的软核划分为若干功能模块,分别为:TAP.7 命令模块、电源管理模块、测试性复 位模块、功能性复位模块、4 线星型扫描技术模块、2 线星型扫描技术模块和非扫 描数据传输模块。各功能模块首先独立完全各自功能,再进一步协调各模块之间的 工作,实现软核预期设计目标。该软核设计符合 IEEE 1149.7 标准,并支持对符合 IEEE 1149.1 标准的旧器件的升级,支持新标准的大部分特性,能够一定程度上满足 当前芯片发展对测试接口标准的需求。
本文设计的软核采用 Verilog HDL 语言编写,之后,通过 QuartusⅡ设计软件进 行扫描测试和仿真验证。验证结果符合各功能模块预期设计目标。
关键字:IEEE 1149.7 标准;边界扫描;4 线星型扫描;2 线星型扫描;
Abst
Abstract
II万方数据
II
万方数据
Abstract
With the rapid development of electronic technology and enhancement of chip functions, system design have long been evolved into a multi-chip system-on-chip (SoC) architecture from the original simple circuit board design. So ever-higher demands of the test port are brought forward, resulting that the traditional standards of the test port can not meet the current mission requirements. The emergence of the IEEE 1149.7 (C-JTAG) standard is working to resolve these problem we are facing. The IEEE 1149.7std, as a new test and debug interface standard, can fully compatible with the IEEE 1149.1std. It supports multi-TAPC structure and Star scan topology, reduces the TAP pins and therefore improves pin efficiency.
On the basis of in-depth study of the IEEE 1149.7 standard, we designed a standards-compliant C-JTAG soft core. According to the principle of Top-Down and the first overall second module, the soft core is divided into various function modules: TAP.7 command module, power management module, test reset module, function reset module, star-4 scan module, star-2 scan module and non-scanning data transmission module, respectively. Each functional modules was firstly independent complete of their own functions, further coordination
您可能关注的文档
- 基于bim技术的城市综合体日照环境分析与评价-结构工程专业论文.docx
- 基于df1的plc远程通信及其网络自动化的研究与实现-控制理论与控制工程专业论文.docx
- 基于cortex-m3和android的智能家居控制系统研究设计-电子与通信工程专业论文.docx
- 基于adams的履带车辆差速转向机构虚拟样机分析 固体力学专业论文.docx
- 基于corba的网管接口测试结果比较集的研究-计算机软件与理论专业论文.docx
- 基于dicom标准的医学图像通信与处理-电路与系统专业论文.docx
- 基于bim的建设项目投资控制研究-工程管理专业论文.docx
- 基于arm现场总线过程控制仪表平台设计-控制理论与控制工程专业论文.docx
- 基于cps标准的agc控制策略研究-控制理论与控制工程专业论文.docx
- 基于curvelet变换和形态学的视网膜血管分割-通信与信息系统专业论文.docx
- 基于agent的分布式工作流系统的研究-计算机软件与理论专业论文.docx
- 基于bim的实时模型在施工中的应用研究-结构工程专业论文.docx
- 基于dm365的红外探测自动拍摄相机设计-电子与通信工程专业论文.docx
- 基于can总线的集散控制系统的研究与设计-电力电子与电力传动专业论文.docx
- 基于csp的网络隐蔽信道检测和分析技术研究-信息安全专业论文.docx
- 基于can现场总线的测控系统的研究与实现-计算机应用技术专业论文.docx
- 基于fpga的usb2.0控制芯片设计与实现-通信与信息系统专业论文.docx
- 基于canbus的多工位智能电能表校表装置设计与实现-电路与系统专业论文.docx
- 基于fpga的soc原型验证平台设计与实现-电路与系统专业论文.docx
- 基于arm的直流电机调速系统的研究-计算机应用技术专业论文.docx
文档评论(0)