基于fpga及cpci总线数据采集系统设计-检测技术与自动化装置专业论文.docxVIP

基于fpga及cpci总线数据采集系统设计-检测技术与自动化装置专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于fpga及cpci总线数据采集系统设计-检测技术与自动化装置专业论文

国防科学技术大学研究生院工程硕士学位论文 国防科学技术大学研究生院工程硕士学位论文 国防科学技术大学研究生院工程硕士学位论文 国防科学技术大学研究生院工程硕士学位论文 万方数据 万方数据 万方数据 万方数据 目 录 摘 要 i ABSTRACT ii 第一章 引言 1 1.1 研究背景及意义 1 1.2 国内外研究现状 1 1.2.1 数据采集 2 1.2.2 高速传输 3 1.2.3 数据储存 4 1.3 课题任务 5 1.4 论文内容与结构安排 5 第二章 系统需求与整体方案设计 7 2.1 信号采集部分设计 7 2.1.1 信号隔离 7 2.1.2 信号匹配和衰减电路 8 2.1.3 放大器设计 9 2.1.4 ADC 设计 10 2.2 模拟信号输出部分设计 15 2.2.1 DAC 设计 15 2.2.2 输出调理电路 17 2.2.3 输出隔离模块 17 2.3 电源模块设计 18 LTC1643 18 AAT1154 19 LM1084 20 2.3.4 时钟模块设计 21 FPGA 模块设计 22 FPGA 简介 22 FPGA 的基本特点 23 FPGA 选型 23 FPGA 外围电路设计 23 第 I 页 HYPERLINK \l _TOC_250000 第三章 CPCI 总线设计及多通道数据传输 25 CPCI 总线技术 25 CPCI 总线简介 25 CPCI 总线特点 25 CPCI 总线接口实现 26 CPCI 总线传输协议 27 CPCI 总线设计 30 3.2 多通道数据传输 34 3.2.1 采集系统设计 35 3.2.2 回放系统设计 39 3.2.3 板上缓存模块设计 40 3.2.4 DDR2 接口的 FIFO 设计 43 第四章 系统测试及结果 48 4.1 系统采集功能测试 49 4.1.1 上位机采集控制 49 4.1.2 ADC 非线性特性校准 49 4.1.3 ADC 动态性能测试 51 4.2 系统回放功能测试 52 第五章 结束语 54 致谢 55 参考文献 56 作者在学习期间取得的学术成果 59 附录 系统 PCB 版图 60 国防科学技术大学研究生院工程硕士学位论文 国防科学技术大学研究生院工程硕士学位论文 国防科学技术大学研究生院工程硕士学位论文 国防科学技术大学研究生院工程硕士学位论文 第 II 第 III 页 万方数据 万方数据 万方数据 表 目 录 表 2.1 AAT1154 管脚说明 20 表 3.1 CPCI 总线特点 26 表 3.2 CPCI 总线协议信号 29 表 3.3 AD 采集数据格式详细说明 36 表 3.4 DA 回放数据格式 40 表 3.5 DA 回放数据格式详细说明 40 表 3.6 DDR2_FIFO 主要模块 44 表 4.1 ADC 传输曲线校准系数 51 图 目 录 图 2.1 采集系统硬件设计框图 7 图 2.2 隔离电路原理设计 8 图 2.3 π 型网络设计 8 图 2.4 放大器 OPA484 电路原理图 10 图 2.5 理想三位 ADC 的传递函数 11 图 2.6 非理想三位 ADC 的传递函数 11 图 2.7 ADC 内部原理图 14 图 2.8 AD7656 电路原理图 14 图 2.9 ADC 时序图 15 图 2.10 DAC 内部框图 16 图 2.11 AD5764R 电路原理图 16 图 2.12 DAC 配置时序图 17 图 2.13 电源结构框图 18 图 2.14 LTC1643 设计图 19 图 2.15 原理设计图 19 图 2.16 AAT1154 构成框图 20 图 2.17 LM1084 内部结构图及原理设计图 21 图 2.18 时钟树 21 图 2.19 ICS8442 设计图 22 图 2.20 FPGA 配置框图 24 图 3.1 CPCI 总线协议信号 28 图 3.2 PCI9656 内部的结构框图 31 图 3.3 Scatter/Gather DMA 传输初始化过程 32 图 3.4 PCI9656 时序控制图 33 图 3.5 多通道数据传输流程图 34 图 3.6 AD7656 FPGA 逻辑框图 35 图 4.1 系统板卡成品 48 图 4.2 系统板卡成品 48 图 4.3 上位机控制软件示意图 49 图 4.4 ADC 输入输出理想曲线与实际曲线效果对比图 50 图 4.5 ADC 动态性能测试示意图 51 图 4.6 Fin=25kHz,Fs=250kHz 的 FFT 转换结果图 52 第 IV 页 国防科学技术大学研究生院工程硕士学位论文 国防科学技术大学

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档