基于fpga的神经网络硬件实现的研究与设计-通信与信息系统专业论文.docxVIP

基于fpga的神经网络硬件实现的研究与设计-通信与信息系统专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于fpga的神经网络硬件实现的研究与设计-通信与信息系统专业论文

万方数据 万方数据 摘要 摘 要 人工神经网络(ANNs)是一个由大量相互连接的神经元组成的并行计算系统。 如今,人工神经网络已经在信号处理、医疗、控制系统、商业、模式识别、语音 识别等多个领域得到了广泛的应用。通常神经网络的实现都是采用基于软件的方 法,但是在很多情况下必须要求神经网络能够进行实时运算,这是软件实现方法 所不能实现的,所以必须寻求一种硬件实现的方法,能够体现出神经网络固有的 并行处理特性,提高处理的速度。基于 FPGA 的神经网络硬件实现方法不仅能够 提高处理速度,而且还能够节省硬件资源。 首先介绍了人工神经网络硬件实现的方法和意义,以及典型的 BP 神经网络算 法和 RBF 神经网络算法。对神经网络的学习模式,拓扑结构以及激励函数进行了 讨论。神经网络硬件实现最重要的问题之一就是激励函数的硬件实现,选定 Sigmoid 函数作为 BP 神经网络的激励函数,Gauss 函数作为 RBF 神经网络的激励 函数。利用查找表和分段非线性函数逼近相结合的方法在 FPGA 上实现了 Sigmoid 函数,同样利用 Xilinx 的 CORDIC 算法 IP 核在 FPGA 上实现了 Gauss 函数,都做 了仿真和误差分析,满足神经网络对精度的要求。其次,重点介绍了基于 FPGA 的 BP 神经网络和 RBF 神经网络的设计方法,对各个模块都进行了详细的设计。 最后,通过 Verilog HDL 硬件描述语言描述,利用 ModelSim 6.1 仿真软件和 Xilinx 公司的 ISE 10.1 平台对设计的 BP 网络、RBF 网络进行了仿真验证以及逻辑综合。 并且进行了误差分析和性能评估,误差在 10-2~10-3 数量级,可以满足神经网络精 度的要求,最高时钟频率可以达到 100MHz 左右,基本上可以满足神经网络实时 运算要求。 关键词:人工神经网络,激励函数,FPGA,硬件实现 I ABSTRACT ABSTRACT Artificial Neural Networks (ANNs) are parallel computational systems comprised of densely interconnected neurons. ANNs are now being used in signal processing, medicine, control system, business, pattern recognition, speech recognition and much more areas. Generally, these ANNs are implemented by software-based method, but in many cases we need the ANNs computing in real-time, which is the software implementation cannot be achieved. So it is necessary to seek a hardware implementation method to reflecting the neural network inherent parallel processing features and improve the processing speed. The FPGA-based hardware implementation method can not only improve processing speed, but also to save hardware resources. Firstly, introduced the methods and meaning of hardware implementation of ANNs,as well as the typical BP and RBF neural network algorithm. The learning method of the neural network, topology and the activation function were also discussed. The hardware implementation of activation function is one of the most important issues. Sigmoid function is selected as the activation function of BP network, and the Gaussian function as the activation f

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档