- 1、本文档共14页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
4位数加法器设计报告
一、设计任务和要求
1.1、任务描述:
1、系统通过4×4的矩阵键盘输入数字及运算符;
2、可以进行4位十进制数以内的加法运算,如果计算结果超过4位十进制数,则屏幕显示E;
3、可以进行加法以外的计算(乘、除、减);
4、创新功能。
1.2、任务要求:
1、理解任务书要求,明确分工,查找相关资料,制定系统方案;
2、论证系统设计方案,运用Proteus等软件绘制电路原理图;
3、根据硬件电路,确定算法,设计程序框图,编写程序代码;
4、误差分析与改进,完成设计报告。
二、方案论证
2.1、适用矩阵键盘控制作为输入电路,电路和软件稍微复杂,但是相比用独立按键,可节省I/O口,其原理图如2.1所示:
图2.1 矩阵键盘控制电路
2.2、采用LED数码管显示,数码管图如图2.2.1
图2.2.1
电路基本单元电路设计
本电路的总体的工作框图如下所示:
LED数码管显示
LED数码管显示
矩阵键盘控制电路
AT89C51主控制电路
下图则是加法器电路的原理图:
3.1、主控模块
该设计的核心控制电路是 AT89C52单片机。AT89C51是一种带4K字节FLASH HYPERLINK /view/87697.htm \t _blank 存储器(FPEROM—Flash Programmable and Erasable Read Only Memory)的低电压、高性能CMOS 8位微处理器,俗称 HYPERLINK /view/1012.htm \t _blank 单片机。AT89C2051是一种带2K字节闪存可编程可擦除 HYPERLINK /view/132973.htm \t _blank 只读存储器的单片机。单片机的可擦除只读存储器可以反复擦除1000次。该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。由于将多功能8位CPU和闪烁存储器组合在单个芯片中,ATMEL的AT89C51是一种高效微控制器,AT89C2051是它的一种精简版本。AT89C单片机为很多 HYPERLINK /view/2613031.htm \t _blank 嵌入式控制系统提供了一种灵活性高且价廉的方案。其引脚图以及工作原理如下:
AT89C51芯片模型
3.1.1、
(1) 4K字节可编程闪烁存储器。
(2) 32个双向I/O口;128×8位内部RAM 。
(3) 2个16位可编程定时/计数器中断,时钟频率0-24MHz。
(4) 可编程串行通道。
(5) 5个中断源。
(6) 2个读写中断口线。
(7) 低功耗的闲置和掉电模式。
(8) 片内振荡器和时钟电路。
3.1.2、AT89C
89C51单片机多采用40只引脚的双列直插封装(DIP)方式,下面分 别简单介绍。
(1)电源引脚
电源引脚接入单片机的工作电源。
Vcc(40引脚):+5V电源。
GND(20引脚):接地。
(2)时钟引脚
XTAL1(19引脚):片内振荡器反相放大器和时钟发生器电路的输入端。
XTAL2(20引脚):片内振荡器反相放大器的输出端。
电源接入方式
(3)复位RST(9引脚)
在振荡器运行时,有两个机器周期(24个振荡周期)以上的高电平出现在此引脚时,将使单片机复位,只要这个脚保持高电平,51芯片便循环复位。
(4)/Vpp(31引脚)
为外部程序存储器访问允许控制端。当它为高电平时,单片机读片内程序存储器,在PC值超过0FFFH后将自动转向外部程序存储器。当它为低电平时,只限定在外部程序存储器,地址为0000H~FFFFH。Vpp为该引脚的第二功能,为编程电压输入端。
(5)ALE/(30引脚)
ALE为低八位地址锁存允许信号。在系统扩展时,ALE的负跳沿江P0口发出的第八位地址锁存在外接的地址锁存器,然后再作为数据端口。为该引脚的第二功能,在对片外存储器编程时,此引脚为编程脉冲输入端。
(6)(29引脚)
片外程序存储器的读选通信号。在单片机读片外程序存储器时,此引脚输出脉冲的负跳沿作为读片外程序存储器的选通信号。
(7) pin39-pin32为P0.0-P0.7输入输出脚,称为P0口。
P0是一个8位漏极开路型双向I/O口。内部不带上拉电阻,当外接上拉电
您可能关注的文档
- 220kv降压变电所电气一次部分设计开题报告.doc
- 660万吨原油常压蒸馏塔设计课程设计.doc
- 110KV无人值班变电站设计.doc
- PHP案例之聊天室设计.doc
- EDA数字电子设计多功能数字钟设计.doc
- J2EE开发平台及程序设计实验报告.doc
- T68型卧式镗床电控系统的PLC改造.doc
- 一种列车用座椅靠背结构设计.doc
- 2011足球课程整体设计.doc
- 中厚板工艺课程设计.doc
- 【联储证券-2025研报】6月FOMC会议:等待关税影响的验证.pdf
- 【华西证券-2025研报】有色金属海外季报:Ball Corporation 2025Q1净销售额环比增长7.5%至30.97亿美元,净利润环比增长496.7%至1.79亿美元.pdf
- 【华兴证券-2025研报】泰格医药(300347):新签订单显示临床CRO行业有望触底回升.pdf
- 【国投证券-2025研报】李子园(605337):健康新品维他命水有望放量,分红慷慨高股息积极回报股东.pdf
- 【浙商证券-2025研报】利率量化择时系列一:赔率视角下的30年国债择时模型.pdf
- 【中邮证券-2025研报】白银行业专题报告:低估的贵金属,金银比亟待修复.pdf
- TCCEAS003-2022 市政工程总承包工程量计算规范_可搜索.pdf
- TCCEAS001-2022 建设项目工程总承包计价规范_可搜索.pdf
- L13D18 太阳能光伏发电系统设计及安装_可搜索.pdf
- SJG 188-2025 建筑玻璃幕墙反射光影响评价标准_可搜索.pdf
文档评论(0)