一.实验目的二.实验设备三.实验原理.PDFVIP

一.实验目的二.实验设备三.实验原理.PDF

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一.实验目的二.实验设备三.实验原理.PDF

一.实验目的 1. 掌握简单运算器的组成以及数据传送通路。 2. 验证运算功能发生器(74LS181 )的组合功能。 二.实验设备 ZY15Comp12BB 计算机组成原理教学实验箱一台,排线若干。 三.实验原理 图 1-l 运算器数据通路图 实验中所用的运算器数据通路如图 1-1 所示。其中运算器由两片 74LS181 以并/ 串 形式构成 8 位字长的 ALU 。运算器的两个数据输入端分别由两个锁存器(74LS273 )锁 存,锁存器的输入连至数据总线,数据输入开关(INPUT )用来给出参与运算的数据, 并经过一三态门 (74LS245 )和数据总线相连。运算器的输出经过一个三态门 (74LS245 ) 和数据总线相连。数据显示灯已和数据总线(“DATA BUS ”)相连,用来显示数据总线 内容。 图 1-2 中已将实验需要连接的控制信号用箭头标明(其他实验相同,不再说明)。 其中除 T4 为脉冲信号,其它均为电平控制信号。实验电路中的控制时序信号均已内部 连至相应时序信号引出端,进行实验时,还需将 S3、S2、S1、S0、Cn、M 、LDDR1 、 LDDR2 、ALU_G 、SW_G 各电平控制信号与“SWITCH”单元中的二进制数据开关进 行跳线连接。其中 ALU_G 、SW_G 为低电平有效,LDDR1 、LDDR2 为高电平有效。 按动微动开关 PULSE ,即可获得实验所需的单脉冲。 四.实验步骤 l. 按图 1-2 连接实验线路,仔细检查无误后,接通电源。(图中箭头表示需要接线 的地方,接总线和控制信号时要注意高低位一一对应,可用彩排线的颜色来进行区分) SIGNAL T4 +PS ALU_G ALU_G ALU S3 S3 接 S2 S2 到 D0 S1 S1 D . S0 S0 A T . JD1 M M A . CN CN B U D7 S LDDR1 LDDR1 LDDR2 LDDR2 SWITCH INPUT SW_G SW_G 图 1-2 算术逻辑运算实验接线图 2. 用 INPUT UNIT 的二进制数据开关向寄存器DR1 和 DR2 置数,数据开关的内 容可以用与开关对应的指示灯来观察,灯亮表示开关量为“1”,灯灭表示开关量为“0 ”。 以向DR1 中置入 (C1H )和向DR2 中置 (43H )为例,具体操作 步骤如下: 首先使各个控制电平的初始状态为:CLR=1,LDDR1=0 ,LDDR2=0 ,ALU_G=1 , SW_G=1,S3 S2 S1 S0 M CN=111111,并将 CONTROL UNIT 的开关 SP05 打在“NORM ” 状态,然后按下图所示步骤进行。 数据开关 寄存器DR1 数据开关 寄存器DR2 打开三态门 (11

文档评论(0)

shiyouguizi + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档