基于FPGA线性方程组的存储优化设计-计算机工程.PDF

基于FPGA线性方程组的存储优化设计-计算机工程.PDF

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第39 卷 第4 期 计 算 机 工 程 2013 年4 月 Computer Engineering April 2013 Vol.39 No.4 文献标识码文献标识码::A 文献标识码文献标识码:: 中图分类号中图分类号::TP391 文章编号文章编号::1000——3428(2013)04——0287——04 中图分类号中图分类号:: ·开发研究与·开发研究与工程应用工程应用·· 文章编号文章编号:: —— —— —— ··开发研究与开发研究与工程应用工程应用·· 基于基于 线性方程组的存储优化设计线性方程组的存储优化设计 基于基于 线性方程组的存储优化设计线性方程组的存储优化设计 FPGA 彭彭 宇,宇,仲雪洁仲雪洁,王少军,王少军 彭彭 宇宇,,仲雪洁仲雪洁,,王少军王少军 (哈尔滨工业大学电气工程及自动化学院,哈尔滨 150080) 摘摘 要:要:将基于现场可编程门阵列(FPGA)的改进Cholesky 分解应用于大规模线性方程组求解时,会出现存储资源限制和带 摘摘 要要:: 宽瓶颈问题。为此,提出一种基于层次化存储策略和多端口分块式访问方式的解决方案。结合片内双极随机存取存储器 (BRAM)与片外同步动态随机存取存储器(SDRAM) ,构成分层存储结构,通过片内存储复用降低存储资源需求。采用多端 口分块式方式访问片外SDRAM ,提高带宽并规避随机数据存取的访问延迟。测试结果表明,相对于Xeon CPU ,该方案能 够实现17 倍~215 倍的效率提升。 关键词关键词:现场可编程门阵列: ;线性方程组;矩阵;改进Cholesky 分解;带宽 关键词关键词:: Design of Storage Optimization Based on FPGA Linear Equations System

您可能关注的文档

文档评论(0)

136****3783 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档