触发器和时序逻辑电路培训教材(PPT 87页).pptVIP

触发器和时序逻辑电路培训教材(PPT 87页).ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
触发器和时序逻辑电路培训教材(PPT 87页)

第13章 触发器和时序逻辑电路;本章要求; 电路的输出状态不仅取决于当时的输入信号,而且与电路原来的状态有关,当输入信号消失后,电路状态仍维持不变。这种具有存贮记忆功能的电路称为时序逻辑电路。;13.1 触发器;; 触发器输出与输入的逻辑关系;设原态为“0”态;0;设原态为“1”态;1;设原态为“1”态;;基本 R-S 触发器状态表;13.1.2 钟控 触发器;当CP=0时;当 CP = 1 时;当 CP = 1 时;1;1;同步RS状态表;例:画出同步 R-S 触发器的输出波形;存在问题:;2. 主从触发器;(2) 工作原理;1;0;CP;(3)JK触发器的逻辑功能;J K Qn+1;D触发器状态表;例:D 触发器工作波形图;J K Qn+1;例:JK 触发器工作波形;4. 触发器逻辑功能的转换;(2)将JK触发器转换为 T 触发器;(3)将 D 触发器转换为 T′触发器;13.2 时序逻辑电路;13.2.1 时序逻辑电路的分析;13.2.1 时序逻辑电路的分析;13.2.1 时序逻辑电路的分析;13.2.1 时序逻辑电路的分析;13.2.1 时序逻辑电路的分析;13.2.1 时序逻辑电路的分析;同步五进制计数器工作波形;例:分析图示逻辑电路的逻辑功能,说明其用处。 设初始状态为“000”。;解:1. 写出驱动方程、时钟方程 ;(2)将驱动方程代入JK触发器的特性方程中 得到状态方程为 ;13.2.1 时序逻辑电路的分析;异步五进制计数器工作波形;13.2.1 时序逻辑电路的分析;13.2.2 寄存器;RD;RD;2. 移位寄存器;寄存数码;1;左移寄存器波形图;四位左移移位寄存器状态表;1;寄存器分类;(3)双向移位寄存器;右移串行输入;0;13.2.3 计数器;1. 二进制计数器; 同步二进制加法计数器;三位二进制加法计数器状态转换表 ;综上所述,n位(模)同步二进制加法计数器可由n个触发器构成。通过触发器之间逻辑功能的转换方法,触发器可用触发器也可以用触发器构成。同理,可得n位同步二进制减法计数器的通用驱动方程为 ;异步二进制加法计数器;异步二进制加法计数器;异步二进制加法器工作波形;用D触发器构成三位二进制异步加法器;异步二进制加法计数器线路联接简单。 各触发器是逐级翻转,因而工作速度较慢。;计数 脉冲数;四位二进制同步加法计数器级间连接的逻辑关系; 计数脉冲同时加到各位触发器上,当每个到来后 触发器状态是否改变要看J、K的状态。;2. 十进制计数器;十进制加法计数器状态表;十进制同步加法计数器;;状态转换表 ;Q0; 74LS161型四位同步二进制计数器;0;例:十进制计数器;例:十进制计数器;用74LS161构成十二进制计数器

文档评论(0)

tangtianbao1 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档