微机中的PU答案.docVIP

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE PAGE 8 第三章 微机中的CPU 一、填空 1、CPU是用大规模或超大规模集成电路技术制成的半导体芯片,其中主要包括 运算 器、 控制 器和 寄存 组。 2、ALU是 运算器 ,用来完成 算术 运算、 逻辑 运算和位移循环操作。 3、指令寄存器用 CR 表示,指令译码器用 ID 表示。 4、数据寄存器用 DR 表示,地址寄存器用 AR 表示。 5、标志寄存器用 FR 表示,也称为 寄存器。 6、程序计数器用 PC 表示,其中存放的CPU所要访问的内存单元的 地址 。 7、8086CPU是一个 16 位的微处理器,具有 16 位数据总线, 20 位地址总线,可寻址空间为 1MB 。 8、8086CPU可分为 执行部件、 总线接口部件 两大部分。 9、BIU是指 总线接口部件 ,EU是指 执行部件 。 10、CS是指 代码段 寄存器,用来存放当前程序所在段的 段基址 。 11、DS是指 数据段 寄存器,用来存放当前程序所用数据段的 段基址 。 12、ES是指 附加段 寄存器,用来存放辅助数据所在段的 段基址 。 13、SS是指 堆栈段寄存器,用来存放当前程序所用 堆栈 段的段基址。 14、指令指针寄存器IP用来存放下一条指令的 首 地址,IP在程序运行中能够进行 偏移量 的修正。 15、逻辑段的最大寻址空间是 64 kB,地址范围为0000H~ FFFFH。 16、8086通用寄存器是 16 位寄存器,可以作为 高8 位和 低8 位的寄存器使用。 17、AX用作 累加 器,BX是 基地址 寄存器,其中BH、BL可用作 8 位的通用数据寄存器。 18、CX用作 计数器 寄存器。DX在乘除指令中用作 累加器,在I/O用作 数据 寄存器。 19、SP是 堆栈指针 寄存器,用来指出当前堆栈段中栈顶的 偏移 地址。 20、BP是 基址指针寄存器,其中存放的是堆栈中某一存储单元的 基址 地址。 21、SI是源变址 寄存器,DI是 目的变址 寄存器。 22、标志寄存器是一个16 位的寄存器,由控制标志和 状态 标志两部分组成。 23、标志寄存器中,CF表示 进位 标志,PF表示 奇偶 标志。 24、标志寄存器中,AF表示 辅助进位标志,ZF表示 零 标志。 25、标志寄存器中,SF表示 符号 标志,用来标志运算结果的 最高 位。 26、标志寄存器中,OF表示 溢出 标志,OF=1时表示 溢出 。 27、标志寄存器中,IF是 中断 允许 标志,用来控制 可屏蔽中断开关 的标志,该标志可由中断控制指令设置或清除。 28、标志寄存器中,TF是 单步(跟踪 ) 标志,用于 单步执行 操作。 29、8086有20条地址线,直接寻址能力为 1MB 。内存单元的编址为 FFFFF H。 30、8086系统中存储空间分为 偶地址 存储体和 奇地址 存储体,用A0位来区分。 31、8086系统中物理地址的计算公式为:段地址× 16 + 偏移 地址,其中段地址由 CS 提供,偏移地址由 IP 提供。 32、8086中I/O端口与内存地址采用 统一 编址方法,I/O端口的地址空间为 64 kB,实际只使用了十条地址线,寻址空间为 。 33、8086CPU在设计中提供了两种模式,即 最大模式和 最小 模式,系统中只有一个微处理器的模式称为 最小 模式。 34、基本的8086总线周期由 4 个T状态组成,TW称为 等待 状态,在 T3 之间和 T4 之间插入。 35、8086CPU采用引脚复用技术,即 地址 线和 数据 线是复用的。 36、INTR是 总线请求保持 引脚,NMI是 非可屏蔽中断 引脚。 37、MN/MX引脚接+5V时,CPU工作在 最小 模式;接⊥时,CPU工作在 最大 模式。 38、高速缓存的英文缩写是 Cache 。 39、8086中奇地址存储体与高 8 位 地址 线相连,访问存储器时,当读/写奇地址存储体时,数据从 高8位 传送。 40、8086中偶地址存储体与 低8 位 地址 线相连,访问存储器时,当读/写偶地址存储体时,数据从 低8位 传送。

文档评论(0)

ipbohn97 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档