2019年《数字电子技术》考试大纲.docVIP

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《数字电子技术》考试大纲 适用专业名称:电子与通信工程  科目代码及名称 考试大纲 70数字电子技术 一、考试目的与要求 通过考试,检测学生对电子技术基础理论和基础知识的掌握程度,是否理解各类常用电子电路的工作原理,能否应用电子技术的基本分析和设计方法,考查学生是否具有分析和解决电子技术电路问题的能力。考试主要包括模拟电子技术和数字电子技术两大部分。 二、试卷结构(满分100分) 内容比例: 逻辑代数及其化简方法 约15分 组合和时序逻辑电路的分析和设计方法 约50分 脉冲波形的产生和变 约25分 A/D?和D/A?转换器的原理和技术指标 约10分 题型比例: 客观题 约40分 1.填空题 约20分 2.判断题 约10分 3. 选择题 约10分 主观题 约60分 1. 计算题 约30分 2. 分析题 约30分 三、考试内容与要求 1、逻辑代数及其化简方法? 考试内容: 模拟信号与数字信号?数制、码制及其之间的相互转换?逻辑代数及其变换和化简?逻辑函数的卡诺图化简法 ?考试要求:? (1)熟练掌握数制的转换,常用的二进制码,基本的逻辑关系和逻辑函数的四种表示方法. (2)掌握逻辑函数的卡诺图化简法.? 2、组合及时序逻辑电路? 考试内容?: TTL?逻辑门电路的结构、工作原理和主要参;数?NMOS?逻辑门电路?CMOS?逻辑门电路?;组合逻辑电路的分析与设计;?常用的集成组合逻辑器件的逻辑功能及使用方法;?RS、JK、D、T?等触发器的原理、逻辑功能、触发方式、特性和参数?;时序逻辑电路的一般分析方法和简单设计;?计数器的功能分析和设计方法;?常用集成计数器的应用;?寄存器和移位寄存器? 考试要求:? (1)掌握TTL?和CMOS?逻辑门电路功能、特性参数和使用方法.? (2)了解TTL?和CMOS?逻辑门电路结构及工作原理(推拉、三态、OC). (3)掌握组合逻辑电路的一般分析和设计方法.? (4)掌握常用的组合电路,会用这些芯片设计更复杂的逻辑电路.? (5)?掌握JK、D?触发器的逻辑功能、触发方式和参数. (6)掌握时序逻辑电路的一般分析方法和简单设计.? (7)掌握计数器、寄存器等常用时序逻辑电路的分析和设计以及常用集成时序逻辑器件的功能和使用方法. 3、脉冲波形的产生和变换? 考试内容: 多谐振荡器、施密特触发器、单稳态触发器及定时器等基本单元电路,并对它们的功能、特点及其主要应用作简要介绍。? 考试要求?: (1)理解多谐振荡器、单稳触发器、施密特触发器及555?定时器的工作原理. (2)掌握多谐振荡器、单稳触发器、施密特触发器的结构和主要参数的计算. (3)掌握?555?定时器的原理及应用.? 4、A/D、D/A?转换器? 考试内容?: D/A?转换器的工作原理?D/A?转换器主要技术指标的计算?集成D/A?转换器及其应用?A/D?转换器的工作原理及应用? 考试要求:? (1)掌握典型的DAC、ADC?电路的主要性能指标及使用方法. (2)了解A/D、?D/A?转换器的工作原理. 参考书目: 《数字电子技术基础》(第五版)闫石 高等教育出版社 2014.2

文档评论(0)

duyingjie1 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档