直流稳压电源及数字钟电路设计().docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课 程 设 计 课程设计名称: 直流稳压电源及数字钟电路 专 业 班 级 : 电子信息科学与技术05级02班 学 生 姓 名 : 学 号 : 指 导 教 师 : 课程设计时间: 1 任务要求 1.“时”、“分”、“秒”用数码管实时显示; 2.具有校表功能; 3. 24小时为一个周期; 4. 标准信号由基准振荡器产生。 5.画出框图、原理图和接线图,并在面包板上进行组装、调试。 2 设计方案 数字钟的构成 图1数字钟的构成框图 数字钟是一个将“ 时”,“分”,“秒”显示于人的视觉器官的计时装置。它的计时周期为24小时,显示满刻度为23时59分59秒,另外应有校时功能等附加功能。因此,一个基本的数字钟电路主要由译码显示器、“时”,“分”,“秒”,校时电路和振荡器组成。干电路系统由秒信号发生器、“时、分、秒”计数器、译码器及显示器、校时电路组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器加分频器来实现。将标准秒信号送入“秒计数器”,“秒计数器”采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分钟,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计时器,可实现对一天24小时的累计。译码显示电路将“时”、“分”、“秒”计数器的输出状态送到七段显示译码器译码,通过七位LED七段显示器显示出来。校时电路时用来对“时”、“分”、“秒”显示数字进行校对调整的。图 1所示为数字钟的一般构成框图。 晶体振荡器电路 晶体振荡器电路给数字钟提供一个频率稳定准确的32768Hz的方波信号。 分频器电路 分频器电路将32768Hz的高频方波信号经32768()次分频后得到1Hz的方波信号供秒计数器进行计数。分频器实际上也就是计数器。 时间计数器电路 时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器、时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,时个位和时十位计数器为24进制计数器。 译码驱动电路 译码驱动电路将计数器输出的BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。 数码管 数码管通常有发光二极管(LED)数码管和液晶(LCD)数码管,本设计用LED数码管。 直流稳压电源 在电子电路中,通常都需要电压稳定的直流电源供电。它是由电源变压器、整流、滤波和稳压电路等四部分组成。本设计采用的直流稳压电源,输入为220V的交流电,输出为5V左右的稳定电压。 3详细设计 数字钟的工作原理 晶体振荡器电路 晶体振荡器是构成数字式时钟的核心,它保证了时钟的走时准确及稳定。图2所示晶体振荡电路,这个电路中,晶体、电容和电阻构成晶体振荡器电路。电容C1、C2与晶体构成一个谐振型网络,完成对振荡频率的控制功能,同时提供了一个180度相移,从而和非门构成一个正反馈网络,实现了振荡器的功能。由于晶体具有较高的频率稳定性及准确性,从而保证了输出频率的稳定和准确 晶体的频率选为32768Hz。该元件专为数字钟电路而设计,其频率较低,有利于减少分频器级数。其中C1的值取5~20 pF,C2为30pF。C1作为校正电容可以对温度进行补偿,以提高频率准确度和稳定度。 由于电路的输入阻抗极高,因此反馈电阻R1可选为1MΩ~10MΩ。 本设计中取10MΩ。较高的反馈电阻有利于提高振荡频率的稳定性。 图2晶体振荡器电路 分频器电路 因为,数字钟的晶体振荡器输出频率较高,为了得到1Hz的秒信号输入,需要对振荡器的输出信号进行分频。本设计用一个14级2进制计数器和一个1级2进制计数器来实现。 2进制计数器我们采用CD4013B。它是由两个相同的、独立的数据型触发器组成。每个触发器有独立的数据、置位、复位、时钟输入和Q和eq \o(\s\up 9(— ),\s\do 3(Q))输出。在时钟脉冲正变化沿时预置在D输入的逻辑电平转换至Q输出。时钟置位和复位是独立的,分别通过在置位或复位线上高电平完成。图3是CD4013B的管脚图。 图3 CD4013B的管脚图 本设计中采用CD4060来构成14级分频电路。图4是CD406的管脚图 。C D4060在数字集成电路中可实现的分频次数最高。CD4060计数为14级2进制计数器,可以将32768Hz的信号分频为2Hz。12号管脚R是复位清零端,高电平有效。在CP1(CP0)每个负变换计数器前进一个二进制数。从3

文档评论(0)

jyf123 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6153235235000003

1亿VIP精品文档

相关文档