电工电子综合实验Ⅱ----电子计时器电路设计.docx

电工电子综合实验Ⅱ----电子计时器电路设计.docx

PAGE \* MERGEFORMAT 3 PAGE \* MERGEFORMAT 1 电工电子综合实验(II) 实验报告 电子计时器电路设计 班级: 学号: 姓名: 指导老师: 目录 实验目的……………………………………………………3 实验要求……………………………………………………3 实验内容……………………………………………………3 实验器件……………………………………………………4 元器件引脚图及功能表……………………………………4 实验原理……………………………………………………9 1. 总电路工作原理简介………………………………………9 2.分电路原理及设计过程………………………………………10 (1)脉冲发生电路………………………………………10 (2)计时电路……………………………………………12 (3)译码显示电路………………………………………14 (4)校分电路……………………………………………16 (5)清零电路……………………………………………17 (6)整点报时电路………………………………………18 实验总逻辑电路图………………………………………21 创新设计及实验总结……………………………………22 一、实验目的 1.掌握电子计时器电路的工作原理和设计方法 2.学会把整体电路模块单元化,掌握单元电路间的模块组合设计 3.在实验室对设计的电路进行检验,并提高相应的动手实践能力 二、实验要求 本实验要求设计一个多功能电子数字计时器,电子计时器电路主要由脉冲发生电路、计时电路、译码显示电路、清零电路、校分电路和报时电路几个部分组成,采用集成芯片控制,在设计时采取模块划分部设计。设计完成后具有从0分00秒至59分59秒的计时功能,并在控制电路的作用下,具有开机清零、任意时刻控制清零、停秒校分和报时的功能。 三、实验内容 1. 应用CD4511BCD码译码器﹑LED双字共阴显示器﹑300Ω限流电阻设计﹑安装调试四位BCD译码显示电路实现译码显示功能。 2. 应用NE555时基电路、3KΩ、1KΩ电阻、0·047uF电容和CD4040计数分频器设计,安装,调试秒脉冲发生器电路(输出四种矩形波频率 f1=1HZ f2=2HZ f3≈500Hz f4≈1000Hz)。 3. 应用CD4518BCD码计数器、门电路,设计、安装、实现00′00″59′59″时钟加法计数器电路。 4. 应用门电路,触发器电路设计,安装,调试校分电路且实现校分时停秒功能(校分时F2=2Hz)。设计安装任意时刻清零电路。 5. 应用门电路设计、安装、调试报时电路59′53″,59′55″,59′57″低声报时(频率f3≈500Hz),59′59″高声报时(频率f4≈1000Hz)。整点报时电路。 H=59′53″·f3+59′55″·f3+59′57″·f3+59′59″·f4 6.联接试验内容1.—5.各项功能电路,实现电子计时器整点计时﹑报时、校分、清零电路功能。 要求:设计正确、布局合理、排线整齐、功能齐全。 名称 型号 数量 2输入与非门 74LS00 3片 4输入与门 74LS21 2片 4输入与非门 74LS20 1片 D触发器 74LS74 1片 BCD码十进制计数器 CD4518 2片 译码器 CD4511 4片 分频器 CD4040 1片 多谐振荡器 NE555 1片 电容 0.047uF 1个 电阻 1KΩ 1个 3KΩ 1个 300Ω 28个 LED双字共阴显示器 共阴极(5V) 2个 剥线钳 1个 万用表 1个 面包板 1个 导线 若干 四、实验器件 五、元器件引脚图及功能表 1. 74LS00 (2输入与非门) 图1. 74LS00引脚布局图 表1. 74LS00逻辑功能表 输入 输出 A B Q 0 0 1 0 1 1 1 0 1 1 1 0 2. 74LS21 (4输入与门) 图2. 74LS21引脚布局图 表2. 74S21逻辑功能表 输入 输出 A B C D Q 0 X X X 0 X 0 X X 0 X X 0 X 0 X X X 0 0 1 1 1 1 1 3. 74LS20 (4输入与非门) 图3. 74LS20引脚布局图 表3. 74S20逻辑功能表 输入 输出 A B C D Q 0 X X X 1 X 0 X X 1 X X 0 X 1 X X X 0 1 1 1 1 1 0 4. 74LS74(D触发器) 图4. 74LS74引脚布局图 表4. 74LS74逻辑功能表 输入 输

文档评论(0)

1亿VIP精品文档

相关文档