硅通孔三维封装的热力学分析-仪器科学与技术专业论文.docxVIP

硅通孔三维封装的热力学分析-仪器科学与技术专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
万方数据 万方数据 上海交通大学硕士学位论文摘要 上海交通大学硕士学位论文 摘要 硅通孔三维封装的热力学分析 摘 要 随着后摩尔时代的到来,三维封装技术是未来电子产品封装的必 然趋势,其中,硅通孔技术(Through Silicon via, TSV)是通过在 芯片和芯片、晶圆和晶圆之间制作垂直导通以实现芯片间互连的最新 的三维封装技术,也是目前最热门的技术。由多种材料间热膨胀系数 不匹配引起的热应力将影响芯片的性能和可靠性,这一问题是 TSV 技 术必须解决的问题,因此,热应力的研究成为了三维封装可靠性研究 的重要组成部分。 本课题致力于研究 TSV 对芯片热应力的影响,采用有限元分析法, 通过 TSV 的二维与三维模型研究单个 TSV(圆柱型、圆台型与博世刻 蚀型)以及多个芯片堆叠模型中的热应力及变形,并研究不同尺寸, 材料以及结构的 TSV 与芯片三维封装热应力之间的关系,研究成果可 为集成电路设计师设计出高性能、高可靠性的芯片提供理论基础与指 导意义。 研究表明,在单个硅通孔的所有模型中,铜填充模型的热应力均 远大于钨填充模型的热应力,应力最大值出现在较大变形处,且直径 小的硅通孔热应力更大。在通孔深度逐渐变大的过程中,圆柱型与圆 台型硅通孔的应力变化趋势相反,圆台型硅通孔更适用于高深宽比, 第 I 页 且上下直径差较大的模型中。对比而言,博世刻蚀在“钻蚀”工艺中 有较大优势,但相比光滑孔壁模型应力却明显偏大,尤其是在有阻挡 层(Ti/Ta)的模型中。 硅通孔的二维横向剖面模型只适用于研究通孔中心面的应力,不 能代表通孔两端的应力大小与分布。此外,通孔间距及排列方式也对 应力有影响,需要合适地选取参数以优化应力大小与分布。在多片芯 片堆叠的模型中,选取合适的材料组合(如二氧化硅隔离层与 W-Sn-W 键合、ABF 隔离层与 Cu-Sn-Cu 键合)能有效减小热应力。由于三维模 型最能直观地表现多片芯片堆叠后的整体变形,故详细研究了芯片大 小,通孔密度与尺寸以及堆叠芯片层数等因素与热应力间的关系。结 果表明多层芯片堆叠后的变形主要发生在底层和顶层芯片中。芯片大 小、上层芯片的等效热膨胀系数及堆叠芯片数量均与芯片的变形正相 关。 关键词:三维封装,硅通孔,热应力,热膨胀系数,有限元分析 第 II 页 上海交通大学硕士学位论文AB 上海交通大学硕士学位论文 ABSTRACT ANALYSIS OF THERMO-MECHANICAL STRESS IN 3-D PACKAGE WITH THROUGH-SILICON VIA ABSTRACT With the arrival of the era after Moore’s law, 3D packaging technology is the inevitable trend in the future and through Silicon via (TSV) is the latest technology of 3D packaging which can realize the interconnection by making through-silicon vias between chips and wafers. The thermal stress caused by the mismatch of coefficient of thermal expansion between varieties of materials will affect the chip performance and reliability, which is the problem that must be solved. Therefore, the research on thermal stress becomes an important part of the reliability test in 3D package. This paper aims at studying the effects of TSVs on chip’s thermal stress. By using finite element analysis, the thermal stress and deformation in a single TSV (cylindrical, round table type, Bosch etching type) and in a plurality of chip stacked models are studied through the 2D and 3D models. Moreover, the effect of differ

文档评论(0)

1234554321 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档