课程名称FPG与硬件描述语言.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课程名称:FPGA与硬件描述语言 课程编码:7002301 课程学分:2学分 课程学时:32学时 适应专业:电子信息工程、电子信息工程(理工科实验班) 《FPGA与硬件描述语言》 FPGA and Hardware Describing Language 教学大纲 一、课程性质与任务 性质:本课程的授课对象为电子信息工程专业二年级本科生,课程属性为专业基础必修课,该课程讲授FPGA基本原理及结构,先进的硬件描述语言(VHDL语言),FPGA设计与应用等知识。 任务:通过对(VHDL)硬件描述语言,FPGA设计等知识的学习,掌握硬件描述语言,FPGA设计的基本知识。培养学生动手能力以及解决实际问题的能力。理解VHDL语言,学会FPGA设计方法等。 二、课程教学基本内容及要求 第一章 绪论 VHDL的数据和表达式 (一)教学基本要求: 掌握:VHDL程序的特点,VHDL的数据,VHDL的表达式。 了解:FPGA基本原理及结构。 (二)教学基本内容: 绪论:FPGA基本原理及结构 第一章 VHDL的数据和表达式 1.1 VHDL程序的特点 1.2 VHDL程序的基本结构 1.3 VHDL的数据 1.4 VHDL的表达式 第二章 VHDL的顺序描述语句 (一)教学基本要求: 掌握:信号赋值语句和变量赋值语句,if语句,case语句,null语句。 理解:loop语句。 (二)教学基本内容: 第二章 VHDL的顺序描述语句 2.1信号赋值语句和变量赋值语句 2.2 if语句 2.3 case语句 2.4 loop语句 2.5 null语句 第三章 VHDL的并行描述语句 (一)教学基本要求: 掌握:进程语句,并发信号赋值语句,元件例化语句。 理解:条件信号赋值语句,选择信号赋值语句。 了解:生成语句。 (二)教学基本内容: 第三章 VHDL的并行描述语句 3.1进程语句 3.2并发信号赋值语句 3.3条件信号赋值语句 3.4选择信号赋值语句 3.5元件例化语句 3.6生成语句 第四章VHDL的时钟信号描述方法 (一)教学基本要求: 掌握:时钟的VHDL描述方法,时序电路中复位信号的VHDL描述方法。 (二)教学基本内容: 第四章 VHDL的时钟信号描述方法 4.1时钟信号的VHDL描述方法 4.2时序电路中复位信号的VHDL描述方法 第五章VHDL的有限状态机的设计 (一)教学基本要求: 掌握:有限状态机的基本概念及应用。 理解:一个Moore型有限状态机的设计实例 (二)教学基本内容: 第五章 VHDL的有限状态机的设计 5.1 有限状态机的基本概念 5.2一个Moore型有限状态机的设计实例 三、本课程与其它相关课程的联系与分工 先修课程:电路分析,模拟电子技术,数字电子技术。 后续课程:电信综合课程设计,毕业设计。 四、实践性教学内容的安排与要求 实践性教学一共安排8次上机实验,实验前需进行实验预习,实验后需上交实验报告。 1.实验预习要求: 设计出电路的源程序,写出电路功能测试内容。 2.实验报告要求: 1) 实验目的 2) 实验设备 3) 电路的源程序及框图 4) 电路功能测试方法 5) 实验数据分析 6) 实验结论 7) 实验中问题的处理、讨论和建议,收获和体会。 8) 附实验预习报告 9) 附实验的原始数据记录 10)实验报告封面 五、课程各教学环节和各篇章(节)学时分配 总学时为32学时,其中课程讲授16学时,实验16学时。 课程各章节及实验学时分配如下: 教学内容 讲授 实验 绪 论 FPGA基本原理及结构 2 VHDL的数据和表达式 实验1:Quartus II的软件使用及门电路设计 2 2 第二章 VHDL的顺序描述语句 实验2:ModelSim的软件使用及调试方法 实验3:组合逻辑电路设计—多路选择器设计 实验4:组合逻辑电路设计—七段数码管译码器设计 4 6 第三章 VHDL的并行描述语句 实验5:时序电路设计—计数器设计 实验6:时序电路设计—七段数码管扫描显示电路设计 4 4 第四章 VHDL的时钟信号描述方法 实验7:串行同步二进制奇偶校验电路设计 2 2 第五章 VHDL的有限状态机的设计 实验8:状态机设计 2 2 合计 16 16 六、本课程在课外练习方面的要求 本课程课内外学时比为9:1。主要课外作业形式为课程相关知识查阅。 课程相关知识查阅:需要利用图书馆、网上资源等了解当前EDA技术的发展现状和发展趋势。 七、本课程在使用现代化教学手段方面的要求 使用多媒体教学方法,增强学生感性认识。 八、教材及教学参考书 教材: 潘松 黄继业,EDA技术与VHDL(第4版),清华大学出版社,2013年4月。 教学参考书: 徐向民,VHDL数字系统设计,电子工业出版社,2015年8月。 九、本课程成绩的考核

文档评论(0)

yx118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档