第2讲:组合逻辑设计(第1部分)-2张版.pdfVIP

第2讲:组合逻辑设计(第1部分)-2张版.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理(2012级) 计算机组成原理课程组 (刘旭东、肖利民、牛建伟、栾钟治) 第二部分:组合逻辑 一. 逻辑门电路 1. 门电路概述 2. 晶体管和MOS管 3. 逻辑门电路实现 二. 布尔代数 1. 逻辑代数基本概念 2. 逻辑代数的运算法则 3. 逻辑函数的表达式 4. 逻辑函数的简化法 三. Verilog HDL介绍 四. 基本组合逻辑部件设计 2 1.1 门电路概述 —— 门电路概念与分类 “门电路”的概念 门电路:是能实现某种逻辑关系的电路,它是数字电路中的基本 逻辑单元电路。 基本逻辑门:与门、或门、非门 复合逻辑门:与非门、或非门、与或非门、异或门等。 逻辑门电路的分类 分立元件门:由电阻、二极管、三极管等分立元件构成 集成门:把构成门电路的基本元件制作在一小片半导体芯片上 集成反相器、缓冲器,集成与门、与非门,集成或门、或非 门,集成异或门,集成三态门 3 1.1 门电路概述 —— 门电路与后续电路的关系 门电路是组合逻辑电路、触发器、时序逻辑电路、存储器 的理论基础 组合逻辑电路是由各种逻辑门以一定的方式组合在一起构成 的数字电路。 触发器是由多个逻辑门(大多是与非门)交叉耦合构成的。 时序逻辑电路是由组合逻辑电路和触发器构成的。 存储器主要由地址译码器(逻辑门组合)、存储矩阵(三极 管或MOS管)和输出控制电路(三态缓冲器)构成。 因此,要学好后面的电路,就需要先了解门电路的电路结 构、工作原理及逻辑功能 4 第二部分:组合逻辑 一. 逻辑门电路 1. 门电路概述 2. 晶体管和MOS管 3. 逻辑门电路实现 二. 布尔代数 1. 逻辑代数基本概念 2. 逻辑代数的运算法则 3. 逻辑函数的表达式 4. 逻辑函数的简化法 三. Verilog HDL介绍 四. 基本组合逻辑部件设计 5 1.2 晶体管和MOS管 —— PN结 PN结概念:将P型半导体和N型半导体制作在一起,由于浓度差的 原因, P型半导体的空穴扩散进入N区,与N区的电子复合; N型半 导体的电子扩散进入P区,与P区空穴复合,则在两区交界面处形成 一个PN结 PN结特性:在正偏置和反偏置时表现出完全不同的电流属性,即: 单向导电性。 若PN结正向偏置(外部电压的正极接P区,负极接N区),PN结导通 若PN结反向偏置(外部电压的正极接N区,负极接P区),PN结截止 P N

文档评论(0)

独角戏 + 关注
实名认证
文档贡献者

本人有良好思想品德,职业道德和专业知识。

1亿VIP精品文档

相关文档