- 1、本文档共8页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PAGE
PAGE 8
一、填空:(每空1分,共20分)
1、(20.57)8 =( )16
2、(63.25) 10= ( )2
3、(FF)16= ( )10
4、[X]原=1.1101,真值X= __________,[X]补 = ___________。
5、[X]反=0.1111,[X]补= _____________。
6、-9/16的补码为_________________,反码为_______________。
7、已知葛莱码为1000,二进制码为___________________,
已知十进制数为92,其余三码为___________________。
8、时序逻辑电路的输出不仅取决于当时的________,还取决于电路的 ________ 。
9、逻辑代数的基本运算有三种,它们是________ 、________ 、_________ 。
10、,其最小项之和形式为______________________。
11、RS触发器的状态方程为________________,约束条件为______________。
12、已知、,则两式之间的逻辑关系为________________。
13、触发器的CP时钟端不连接在一起的时序逻辑电路称之为_______步时序逻辑电路 。
二、简答题(20分)
1、列出设计同步时序逻辑电路的步骤。(5分)
2、化简 (5分)
3、分析以下电路,其中RCO为进位输出。(5分)
4、下图为PLD电路,在正确的位置添 * , 设计出函数。(5分)
三、分析题(30分)
1、分析以下电路,说明电路功能。(10分)
2、分析以下电路,其中X为控制端,说明电路功能。(10分)
3、分析以下电路,说明电路功能。(10分)
四、设计题(30分)
设计一个带控制端的组合逻辑电路,控制端X=0时,实现,控制端X=1时,实现,用与非门及反相器实现。(15分)
2、用D触发器设计一个0110序列检测器,X为序列输入,Z为检测输出,其关系如下。(15分)
X:1011010110110
Z:0000100001000
数字逻辑试题1答案
一、填空:(每空1分,共20分)
1、(20.57)8 =( 10.BC )16 2、(63.25) 10= ( 111111.01 )2 3、(FF)16= ( 255 )10
4、[X]原=1.1101,真值X= -0.1101,[X]补 = 1.0011。5、[X]反=0.1111,[X]补= 0.1111。
6、-9/16的补码为1.0111,反码为1.0110 。7、 已知葛莱码1000,其二进制码为1111,
已知十进制数为92,余三码为1100 0101
8、时序逻辑电路的输出不仅取决于当时的输入,还取决于电路的状态 。
9、逻辑代数的基本运算有三种,它们是_与_ 、_或__、_非_ 。
10、,其最小项之和形式为_ 。
11、RS触发器的状态方程为__,约束条件为。
12、已知、,则两式之间的逻辑关系相等。
13、将触发器的CP时钟端不连接在一起的时序逻辑电路称之为_异_步时序逻辑电路 。
二、简答题(20分)
1、列出设计同步时序逻辑电路的步骤。(5分)
答:(1)、由实际问题列状态图(2)、状态化简、编码
(3)、状态转换真值表、驱动表求驱动方程、输出方程
(4)、画逻辑图(5)、检查自起动
2、化简(5分)
答:
3、分析以下电路,其中RCO为进位输出。(5分)
答:7进制计数器。
4、下图为PLD电路,在正确的位置添 * , 设计出函数。(5分)
5分 注:答案之一。
三、分析题(30分)
1、分析以下电路,说明电路功能。(10分)
解: 2分
该组合逻辑电路是全加器。以上8分
2、分析以下电路,其中X为控制端,说明电路功能。(10分)
解: 4分
4分
所以:X=0 完成判奇功能。
X=1 完成逻辑一致判断功能。 2分
3、分析以下电路,说明电路功能。(10分)
解: (1)、 , , 3分
(2)、、
2分
(3)、 2分
Q1n Q0n
Q1n+1 Q0n+1
0 0
1 0
0 1
0 0
1 0
0 1
1 1
0 0
(4)、
2分
该电路是3进制减法计数器 1分
四、设计题(30分)
设计一个带控制端的组合逻辑电路,控制端
您可能关注的文档
最近下载
- 煤化工工艺学课件 第七章 煤的直接液化.ppt
- 2025青年思想教育微党课ppt课件(优质ppt).pptx VIP
- 2025年北京市石景山区高三一模生物试卷(含答案).pdf
- 2021年护士资格考试统考历年真题汇总及答案.pdf
- 中药学(中级)测试题-单选题免费答案.docx
- 化粪池施工方案模板.docx
- 2024年二级注册建筑师题库附答案(能力提升).docx
- 理想 RISO 9050 7050 3050 7010 3010 闪彩印王中文技术维修手册 后面可以参考理想闪彩印王 EX7200 EX9050 EX9000 EX7250 系列中文维修手册 .pdf
- 气化车间五月份工作总结六月份工作计划.pptx VIP
- 046基于PLC的工厂饮料罐装控制系统设计.doc
文档评论(0)