SRIO设计和应用.ppt

  1. 1、本文档共68页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
* 7.3 C6678 DirectIO数据传输 Load/Store 寄存器2 7.3 C6678 DirectIO数据传输 C6678 DirectIO的特点 SrcID_MAP选用16个RIO_DEVICEID_REGn的内容作为SOURCE ID,针对多核应用; C6678的LSU一次最多可发送1MB,效率高(C6455为4KB) C6678具有32组shadow register,每个LSU可对应若干组shadow register,可同时启动多组传输设置; 具有具有LCB和LTID,可区别对同一LSU不同shadow register的操作及其返回结果; 当传输不成功的时候,具有RESTART和Flush的功能。 7.3 Doorbell中断的实现 初始化Doorbell中断 与一般的中断初始化基本相同 有8个INTDST,分别为0~7,它们可选择的中断事件为20,21和22,通过INTMUX选择具体的中断号 需要额外设置的寄存器: DOORBELL0_ICCR:Interrupt Condition Clear Register DOORBELL0_ICRR:Interrupt Condition Routing Registers INTDST0_RATE_CNTL:Interrupt Rate Control Register 7.3 Doorbell中断的实现 发送Doorbell中断 在LSU_reg5中设定Packettype=0xA0; 在LSU_reg5的Drbll Info中添加信息; Doorbell中断服务子程序 与普通中断服务子程序相同 通过DOORBELL0_ICCR清除中断标志 通过设置INTDSTn_RATE_CNTL以便及时响应下一个中断 8 基于SRIO互联的系统实例 SAR-GMTI处理机 8 基于SRIO互联的系统实例 ISAR实时成像处理机 8 基于SRIO互联的系统实例 图像处理子系统—实物照片 8 基于SRIO互联的系统实例 图像处理子系统—原理框图 * * The RapidIO Gen 2 ecosystem has grown to encompass many DSP, FPGA, NPU, and processor vendors. * * * * * * * * * * * * * * * * * The interrupt conditions are programmable to select the interrupt output that will be driven. Each condition is independently programmable to use any of the interrupt destinations supported by the device. For example, a quad core device may support four CPU servicing interrupt destinations, one per core (INTDST0 for Core0, INTDST1 for Core1, INTDST2 for Core2, and INTDST3 for Core3). In addition, INTDST4 may be globally routed to all cores and provide notification of a change in the Error Status interrupt ICSR. INTDST5 may be globally routed to all cores and provide notification of a change in the Device Reset interrupt ICSR. The routing defaults are shown below. When the rate control counter register is written, and the counter value reaches zero (note that the CPU may write zero immediately for a zero count), the interrupt pulse generation logic is allowed to fire a single pulse if any bits in the corresponding ICSR register bits are set * * SAR/GMTI实时信号处理系统是采用FPGA和DSP异

文档评论(0)

东方888 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档