- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的电子钟设计
郑州轻工业学院
课程设计说明书
题目: 基于FPGA的电子钟设计
姓 名: 事实上
院 (系): 电子信息工程学院
专业班级: 电子信息工程14-2
学 号: 1654165416565
指导教师: 蔡超峰
成 绩:
时间: 2017 年 6 月 19 日至 2017 年 6 月 25 日
PAGE \* MERGEFORMAT 1
郑州轻工业学院
课 程 设 计 任 务 书
题目 基于FPGA的电子钟设计
专业、班级 电子信息工程14-2 学号 541401056514 姓名 ***
主要内容、基本要求、主要参考资料等:
主要内容:
要求学生使用VHDL语言设计一个显示时(2位)、分(2位)、秒(2位)的6个数字的多功能电子钟。该电子钟既可以作为闹钟,也可以作为计时器。系统的时钟频率为1024Hz,要求给出复位键、报警键、调整时钟等按键设计。
基本要求:
掌握FPGA的程序设计方法。
掌握硬件描述语言语法。
3、给出设计思路与框图4、程序设计完成后要求在软件中实现功能仿真。
主要参考资料:
1、 HYPERLINK /?key2=%D6%DC%C8%F3%BE%B0medium=01category_path=01.00.00.00.00.00 \o 周润景,图雅,张丽敏 编著 周润景.基于QuartusⅡ的FPGA/CPLD数字系统设计实例[M].电子工业出版社.2007,8
2、林明权 马维旻VHDL数字控制系统设计范例.电子工业出版社2003,1
3、 HYPERLINK /?key2=%F1%D2%D5%F1%D3%C2medium=01category_path=01.00.00.00.00.00 \o 褚振勇 等编著 褚振勇. HYPERLINK /product.aspx?product_id\l ddclick?act=clickpos44_1_qcat=key=FPGAqinfo=181_1_48pinfo=minfo=ninfo=custid=permid=20130413172609025193730268197653831ref=http%3A%2F%2F%2Frcount=type=t=1371183071000 \o FPGA设计及应用(第三版) \t _blank FPGA设计及应用(第三版)[M]. HYPERLINK /?key=key3=%CE%F7%B0%B2%B5%E7%D7%D3%BF%C6%BC%BC%B4%F3%D1%A7%B3%F6%B0%E6%C9%E7medium=01category_path=01.00.00.00.00.00 \o 西安电子科技大学出版社 西安电子科技大学出版社.2012,4
完 成 期 限: 2017.6.19—2017.6.25
指导教师签名:
课程负责人签名:
2017年 6月 18日
摘 要
伴随着集成电路技术的发展, 电子设计自动化(EDA)技术逐渐成为数字电路设计的重要手段。 基于FPGA的EDA技术的发展和应用领域的扩大与深入,使得EDA技术在电子信息,通信,自动控制,计算机等领域的重要性日益突出。
本设计给出了一种基于FPGA的多功能数字钟方法,采用EDA作为开发工具,VHDL语言和图形输入为硬件描述语言,QuartusII作为运行程序的平台,编写的程序经过调试运行,波形仿真验证,下载到EDA实验箱的FPGA芯片,实现了设计目标。
系统主芯片采用CycloneII系列EP2C35F672C8。采用自顶向下的设计思想,将系统分为五个模块:分频模块、计时模块、报时模块、显示模块、顶层模块。用VHDL语言实现各个功能模块, 图形输入法生成顶层模块. 最后用QuartusII软件进行功能仿真, 验证数字钟设计的正确性。
测试结果表明本设计实现了一个多功能的电子钟功能,具有时、分、秒计时显示功能,以24小时循环计时;具有校正小时和分钟的功能;以及清零,整点报时功能。
关键词:EDA技术;FPGA;数字钟;VHDL语言;自顶向下
目 录
TOC \o 1-3 \h \u HYPERLINK \l _Toc23150 1 绪论 PAGEREF _Toc23150 5
HYPERLINK \l _Toc
原创力文档


文档评论(0)