- 1、本文档共19页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
课件:第章总线的形成及总线周期.ppt
qingyang@whut.edu.cn 可编辑 可编辑 * qingyang@whut.edu.cn * 8088/8086的工作方式及总线的形成 8088/8086有两种工作方式:最小模式和最大模式。 最小模式 构成小规模的应用系统。 8088本身提供所有的系统总线信号。 最大模式 构成较大规模的应用系统,例如可以接入数值协处理器8087。 8088和总线控制器8288共同形成系统总线信号。 两种组态模式利用MN/MX*(第33引脚)进行控制 MN/MX*接高电平, 8088/8086工作在最小模式。 MN/MX*接低电平, 8088/8086工作在最大模式。 * qingyang@whut.edu.cn * 8086/8088最小模式下的配置 应用于小规模的微机处理系统,3片8282锁存20位 地址信息,1片8286作为8位数据收发器 VCC 8286 T OE* 存储器 I/O 设备 8284 时钟 发生器 8282 数据总线 地址总线 地址 地址/数据 VCC DT/R* DEN* ALE A19-A16 AD15-AD0 MN/MX* CLK READY RESET M*/IO RD* WR* INTR INTA* 控制总线 8088CPU STB OE* * qingyang@whut.edu.cn * 最小模式的总线形成 AD7~AD0 A15~A8 A19/S6~A16/S3 +5V ALE 8282 STB 系统总线信号 A19~A16 A15~A8 A7~A0 D7~D0 IO/M* RD* WR* 8282 STB 8282 STB 8286 T OE* MN/MX* IO/M* RD* WR* DT/R* DEN* OE* OE* OE* (1)20位地址总线—— 采用3个三态透明锁存器8282进行锁存和驱动 (2)8位数据总线—— 采用数据收发器8286进行驱动 (3)系统控制信号—— 由8088引脚直接提供 * qingyang@whut.edu.cn * 8086/8088最大模式下的配置 8282 地 址锁 存器 8286 数 据收 发器 存储器 I/O设备 8284 时钟 发生器 数据总线 地址总线 地址 地址/数据 VCC S0* S1* S2* IOWC* IORC* MWTC* MRDC* CLK READY RESET MN/MX* A19-A16 BHE AD15-AD0 S0* S1* S2* CLK DT/R* ALE 8086CPU 8288总线控制器 控制总线 * qingyang@whut.edu.cn * 最大组态模式的引脚定义 8088的数据/地址等引脚在最大组态与最小组态时相同。两种模式公用的引脚定义有: ?AD0~AD7 :分时复用的地址数据线。双向。 A15~A8: 地址引脚,输出 ?A19/S6~A16/S3 :分时复用,输出引脚。 ?RD :读,三态输出 MN/MX* SS0 ?READY:准备就绪,输入。插入Tw状态 ??TEST:输入,测试信号。等待状态结束 ??INTR:输入,可屏蔽中断请求。 ??NMI:输入,非可屏蔽中断请求,上升沿有效。 ?RESET:输入,复位。CPU从FFFF0H开始执行程序。 ??CLK:输入,时钟,处理器和总线控制器定时操作 ??Vcc:电源,+5V。 GND :地线(两个),分别为引脚1和20; * qingyang@whut.edu.cn * 部分控制引脚不相同,由总线控制器8288译码产生系统控制信号。 S2*、S1*、S0* (26 、 27 、 28引脚):状态信号 LOCK*(29引脚):总线封锁信号 QS1、QS0(24 、 25引脚):指令队列状态信号 RQ*/GT0*、RQ*/GT1*( 30 、 31引脚):总线请求/同意信号 * qingyang@whut.edu.cn * 微处理器工作时序 时序(Timing)是指信号高低电平(有效或无效)的变化及相互间的时间顺序关系。 处理器时序描述了CPU在实现总线操作时引脚信号高低电平(有效或无效)的变化及相互间的时间顺序关系。 总线操作是指CPU通过系统总线对外部部件的各种操作。8088的总线操作主要有:
您可能关注的文档
- 课件:第章气质.ppt
- 课件:第章前列腺疾病的临床用药.ppt
- 课件:第章清洗分选分级机械与分离机械.ppt
- 课件:多发性创伤与挤压综合征.ppt
- 课件:多发性骨髓瘤肾损害.pptx
- 课件:第章软骨和骨.ppt
- 课件:多氯联苯和有机氯杀虫剂.ppt
- 课件:第章生物的化学组成及沉积有机质.ppt
- 课件:第章生物氧化.ppt
- 课件:多媒体游泳教学课件.ppt
- 2023年江苏省镇江市润州区中考生物二模试卷+答案解析.pdf
- 2023年江苏省徐州市邳州市运河中学中考生物二模试卷+答案解析.pdf
- 2023年江苏省苏州市吴中区中考冲刺数学模拟预测卷+答案解析.pdf
- 2023年江苏省南通市崇川区田家炳中学中考数学四模试卷+答案解析.pdf
- 2023年江西省吉安市中考物理模拟试卷(一)+答案解析.pdf
- 2023年江苏省泰州市海陵区九年级(下)中考三模数学试卷+答案解析.pdf
- 2023年江苏省苏州市高新二中中考数学二模试卷+答案解析.pdf
- 2023年江苏省南通市九年级数学中考复习模拟卷+答案解析.pdf
- 2023年江苏省南通市海安市九年级数学模拟卷+答案解析.pdf
- 2023年江苏省泰州市靖江外国语学校中考数学一调试卷+答案解析.pdf
文档评论(0)