多功能数字钟设计与制作实训总结(共10篇).docxVIP

多功能数字钟设计与制作实训总结(共10篇).docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
多功能数字钟设计与制作实训总结(共10篇)   多功能数字钟电路设计   电子工艺实习   ——数字电子技术课程设计   总结报告   题目:多功能数字钟设计姓名:学号:专业:自动化班级:指导老师:完成时间:   目录   1设计任务··························-2-   设计课题·······················-2-功能要求·······················-2-给定的主要器件····················-2-   2设计框图及整机概述····················-2-   设计框图·······················-2-整机概述及设计要求··················-3-   整机概述·····················-3-设计要求·····················-3-   3各单元电路的设计方案及原理说明··············-4-   振荡器电路设计····················-4-分频器电路设计····················-4-   分频器的功能···················-5-74LS90的结构··················-5-分频器电路····················-5-分秒计数器电路设计··················-6-   计数器要求和器件选择···············-6-74LS90和74LS92介绍···············-6-分秒计数器电路图···········-7-译码显示电路设计···················-7-   74LS48简介···················-7-由数码管和74LS48构成的译码显示电路·······-8-校时电路的设计····················-8-   校时电路的功能要求················-8-   4总体电路设计·······················-9-   系统原理图设计····················-9-系统PCB板图设计···················-9-多功能数字钟实物图···················-9-   5调试过程及结果分析····················-10-   6设计、安装及调试中的体会·················-11-   7总结····························-11-   参考资料···························-12-   1设计任务   设计课题   多功能数字钟电路设计   功能要求   ?准确计时,以数字形式显示分、秒的时间;?分和秒的计时要求为60进位;?校正时间。   给定的主要器件   2设计框图及整机概述   设计框图   该系统的工作原理是:   ?振荡器产生高稳定的高频脉冲信号,作为数字钟的时间基准,   再经分频器输出标准秒脉冲信号。   ?秒计数器计满60后向分计数器进位,分计数器计满60后复位,数码管显示   归零。   ?计时出现误差时可以用校时电路进行校分、校秒。图为数字钟电路系统的设计框图:   图数字钟组成框图   整机概述及设计要求   整机概述   该系统的工作原理是:振荡器产生高稳定的高频脉冲信号,作为数字钟的时间基准,再经分频器输出标准秒脉冲信号。秒计数器计满60后向分计数器进位,计数器的输出经译码器送显示器。计时出现误差时可以用校时电路进行校分。   设计要求   ?主体电路是由功能部件或单元电路组成的。在设计这些电路或选择部件时,   尽量选用同类型的器件,如所有功能部件都采用TTL集成电路或都采用CMOS集成电路。   ?整个系统所用的器件种类应尽可能少。   3各单元电路的设计方案及原理说明   振荡器电路设计   振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,一般来说,振荡器的频率越高,计时精度越高,本次设计采用由集成电路定时器555与RC组成的多谐振荡器。这里选用555构成的多谐振荡器,设振荡频率f0=103Hz。电路参数如图。   图555多谐振荡器   图555多谐振荡器原理电路及工作波形分频器电路设计   《数字电路与逻辑设计实验》实验报告   题目   学院:信息工程学院系电子信息工程专业:班级:学号:学生姓名:同组同学:指导教师:递交日期:   多功能数字钟设计   一、实验目的   1、综合应用数字电路知识,提高逻辑电路设计能力;   2、学习使用protel或Altiumdesigner进行电子电路的原理图设计、

文档评论(0)

a888118a + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档