网站大量收购闲置独家精品文档,联系QQ:2885784924

东北财经大学计算机原理课件 中央处理器的功能及组成.ppt

东北财经大学计算机原理课件 中央处理器的功能及组成.ppt

  1. 1、本文档共21页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
程序——指令序列 程序装入内存储器,就可由计算机自动完成取指令和执行指令的任务。 4.3.1 CPU的功能 计算机对信息进行处理是通过程序的执行而实现的。 CPU的功能: 指令控制 操作控制 时间控制 数据加工 4.3.2 CPU的组成 4.3.3 CPU中的主要寄存器 指令寄存器(IR) 程序计数器(PC) 地址寄存器(AR) 缓冲寄存器(DR) 累加寄存器(AC) 状态条件寄存器 4.3.4 操作控制器及时序产生器 操作控制器的功能:根据指令操作码和时序信号,产生各种操作控制信号。建立数据通路。 时序产生器的功能:对各种操作实施时间上的控制 4.4 指令周期 4.4.1 指令周期的基本概念 CPU取出并执行一条指令所需的时间 四条典型指令组成的一个程序 * 4.3 中央处理器的功能及组成 CPU 程序计数器 指令寄存器 指令译码器 时序产生器 操作控制器 控制器 算术逻辑单元 累加寄存器 数据缓冲寄存器 状态条件寄存器 运算器 存储逻辑型 组合逻辑与存储逻辑结合型 组合逻辑型 操作控制器 取一条指令 执行该指令 开始 T1 T周期 CPU周期 CPU周期 (取指令) (执行指令) 指令周期 T2 T3 T4 T1 T2 T3 T4 定长CPU周期组成的指令周期 存和数单元 040 … … 000040 031 000006 030 … … HLT 000000 024 JMP 21 140021 023 STA I 31 021031 022 ADD 30 030030 021 CLA 250000 020 助记符 八进制内容 八进制地址 ALU 操作控制器 时序产生器 指令译码器 地址 指令或数据内容 20 CLA 21 ADD 30 22 STA I 31 23 JMP 21 24 HLT … … 30 000 006 31 000 040 40 累加器AC CPU 程序 计数器PC 地址寄存器 AR 缓冲寄存器 DR 指令寄存器IR 地址总线 数据总线 000 020 000 020 ① +1 ② 000 021 ③ ④ CLA ⑤ CLA ⑥ ⑦ 取指令阶段(CLA) 20 CLA ALU 操作控制器 时序产生器 指令译码器 地址 指令或数据内容 20 CLA 21 ADD 30 22 STA I 31 23 JMP 21 24 HLT … … 30 000 006 31 000 040 40 累加器AC CPU 程序 计数器PC 地址寄存器 AR 缓冲寄存器 DR 指令寄存器IR 地址总线 数据总线 000 020 000 021 CLA CLA ① C 000 000 ② CLA指令执行阶段 ALU 000 000 操作控制器 时序产生器 000 020 指令译码器 CLA

您可能关注的文档

文档评论(0)

ormition + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档