- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
西 安 邮 电 学 院
毕 业 设 计(论 文)
题 目: 基于可编程逻辑器件的
数字抢答器电路的设计
学 院: 电子工程学院
系 部: 微电子学系
专 业: 集成电路设计与集成系统
班 级: 集电0701
学生姓名: 王龙胜
导师姓名: 王涛 职称: 讲师
起止时间:2011年 3月 28日至2011年 7
西 安 邮 电 学 院
毕业设计(论文)任务书
学生姓名
王龙胜
指导教师
王涛
职称
讲师
学院
电子工程学院
系部
微电子学系
专业
集成电路设计与集成系统
题目
基于可编程逻辑器件的数字抢答器电路的设计
任务与要求
采用自顶向下的设计方法,使用硬件描述语言(VHDL),设计一个四路抢答器,并通过Mentor公司的modelsim进行仿真。要求:
在前期的工作中学会查阅文献资料的方法,能够尽快了解并掌握与本课题相关的一些知识,并了解国内外的研究现状。
在此基础上,通过软件编程实现题目要求,并进行仿真,得到一些结果并对其进行正确的分析。最后如果有条件下载到硬件芯片上。
最后通过毕业论文的撰写,达到总结和提高的目的。
开始日期
2011
完成日期
2011
主管院长(签字)
年
月
日
西 安 邮 电 学 院
毕 业 设 计 (论文) 工 作 计 划
学生姓名
王龙胜
指导教师
王涛
职称
讲师
学院
电子工程学院
系部
微电子学系
专业
集成电路设计与集成系统
题目
基于可编程逻辑器件的数字抢答器电路的设计
工作进程
起 止 时 间
工 作 内 容
2011.3.282011.4.11
查阅资料了解该题目的研究现状,完成开题报告
2011.4.122011.5.2
对该课题相关的知识进行学习,掌握VHDL硬件描述语言的编程方法
2011.5.32011.6.6
针对题目要求进行编程,用计算机仿真,并对结果进行分析,得出一些有益的结果,最后如果有条件下载到硬件芯片上
2011.6.72011.7.1
论文的撰写和成稿,准备答辩
主要参考书目(资料)
1、《PLD与数字系统设计》 李辉 编著 西安电子科技大学出版社,2005.5
2、《CPLD应用技术与数字系统设计》 陈云洽 保延翔 编著 电子工业出版社,2003.5
3、《基于Quartus2 的FPGA/CPLD数字系统设计实例》 周润景 图雅 张丽敏 编著 电子工业出版社
4、《CPLD/FPGA可编程逻辑器件应用与开发》王道宪 著,国防工业出版社,2004.1
5、《VHDL基础及经典实例开发》 孟庆海 张洲 编著 西安交通大学出版社2008.4
6、《EDA技术和应用》, 陈新华著,机械工业出版社,2008.8
主要仪器设备及材料
计算机一台并可以上互联网,相应的仿真软件及硬件芯片
论文(设计)过程中教师的指导安排
每周答疑一次
对计划的说明
西安邮电学院
毕业设计(论文)开题报告
电子工程 学院 微电子学 系
集成电路设计与集成系统 专业 2007 级 01 班
课题名称: 基于可编程逻辑器件的
数字抢答器电路的设计
学生姓名: 王龙胜 学号指导教师: 王涛
报告日期: 2011年3月25
本课题所涉及的问题及应用现状综述
本课题设计一个简单的数字电路系统,运用 VHDL 硬件描述语言来设计抢答器。此抢答器功能齐全,可以实现四组的抢答判别、答题计时、答题计分功能,同时应用数码管来显示时间和分数的变化。根据本课题的要求,按照典型的 EDA 设计思路,对抢答器系统进行需求和功能分析。按自顶向下的层次进行行为级描述和数据流描述。此计时器的设计采用模块化结构,主要由以下 4 个组成,即 抢答判别模块、抢答计分模块、答题计时模块和总控制模块。在设计此抢答器时,采用模块化的设计思想,使设计起来更加简单、方便、快捷。
CPLD/
文档评论(0)