《数字电子技术》实验指导书.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验一 门电路 本实验为验证性实验 一、实验目的 熟悉门电路的逻辑功能。 二、实验原理 TTL集成与非门是数字电路中广泛使用的一种基本逻辑门。使用时,必须对它的逻辑功能、主要参数和特性曲线进行测试,以确定其性能的好坏。与非门逻辑功能测试的基本方法是按真值表逐项进行。但有时按真值表测试显得有些多余。根椐与非门的逻辑功能可知,当输入端全为高电平时,输出是低电平;当有一个或几个输入端为低电平时,输出为高电平。 可以化简逻辑函数或进行逻辑变换。 三、实验内容及步骤 614 Vcc7地 首先检查5V电源是否正常,随后选择好实验用集成块,查清集成块的引脚及功能.然后根据自己的实验图接线, 特别注意 6 14 Vcc 7地 (一)、测与非门的逻辑功能 1、选择双4输入正与非门74LS20,按图3_1_1接线; 图3_1_12、输入端、输出端接LG电平开关、LG电平显示元件盒上;集成块及逻辑电平开关、逻辑电平显示元件盒接上同一路 图3_1_1 3、拨动电平开关,按表3_1_1中情况分别测出输出电平. 表3_1_1 输入端 输出端 1 2 4 5     6 电位(V) 逻辑状态 1 l l l O 1 1 1 O O 1 l 0 0 0 1 O 0 O O 图3_1_2(二)、测试 图3_1_2 l、选两路四输入与或非门电路1个74LS55,按图3_1_2接线: 2、输入端接电平的输出插口,拨动开关当输入端为下表情况时分别测试输出端(8)的电位,将结果填入表3_1_2中: 表3_1_2 输入端 输出端 1 2 3 4 10 11 12 13 8 电位 (V) 逻辑 状态 l 1 1 1 0 0 0 O l 1 1 1 0 0 0 1 0 0 0 O 1 l l 1 1 O O 0 1 l 1 1 0 O O l O 0 O l 0 O O O O O O 0 (三)、测逻辑电路的逻辑关系 用74LS00电路组成下列逻辑电路,按图3_1_3、图3_1_4接线,写出下列图的逻辑表达表并化简,将各种输入电压情况下的输出电压分别填入表3_1_3、表3_1_4中,验证化简的表达式。 图 图3_1_3 Z Z 表3_1_3 输 入 输 出 A B Z 0 O O 1 l O 1 1 图3_1_4 图3_1_4 A B Z 表3_1_4 输 入 输 出 A B Z 0 O O 1 l O 1 1 (四)、观察与非门对脉冲的控制作用 选一块与非门74LS20按下面两组图3_1_5(a)、(b)接线,将一个输入端接连续脉冲用示波器观察两种电路的输出波形。 (a) (a) +5V (b) 图3_1_25 在做以上各个实验时,请特别注意集成块的插入位置与接线是否正确,每次必须在接线后经复核确定无误后方可通电实验,并要养成习惯。 四、实验仪器与器材 1、JD-2000通用电学实验台一台 2、CA8120A示波器一台 3、DT930FD数字多用表一块 4、主要器材 74LS00 2片, 74LS55 1片,74LS20 1片, 逻辑开关盒1个 五、实验报告要求 整理实验数据,并对数据及波形进行一一分析,比较实验结果,分析“与非门”的逻辑功能并作讨论! 六:注意事项: l、接拆线都要在断开电源(5V)的情况下进行。 2、TTL电路电源电压Vcc = +5V;检查电源是否为5V(不要超过+5V)。 七、实验思考题 l、与非门什么情况下输出高电平?什么情况下输出低电平?与非门不用的输入端应如何处理? 2、与或非门在什么情况下输出高电平?什么情况下输出低电平?与或非门中不用的与门输入端应如何处理?不用的与门应如何处理? 3、如果与非门的一个输入端接连续时钟脉冲,那么:(1)其余输入端是什么状态时,允许脉冲通过?脉冲通过时,输出端波形与输入端波形有何差别?(2)其余输入端是什么状态时,不允许脉冲通过?这种情况下与非门输出是什么状态? 实验二 三态门和OC门的研究 本实验为验证性实验 一、实验目的 (1) 熟悉两种特殊的门电路:三态门和OC门; (2) 了解“总线”结构的工作原理。 二、实验原理 数字系统中,有时需把两个或两个以上集成逻辑门的输出端连接起来,完成一定的逻辑功能。普通TTL门电路的输出端是不允许直接连接的。图2_1示出了两个TTL门输出短接的情况,为简单起见,图中只画出了两个与非门的推拉式输出级。设门A处于截止状态,若不短接,输出应为高电平;设门B处于导通状态,若不短接,输出应为低电平。在把门A和门B的输出

文档评论(0)

kfcel5889 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档