- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
T触发器的设计与仿真
T触发器的原理:
对JK触发器,若将输入信号J和K连在一起,即J=K=T,则构成T触发器,T触发器并没有独立的产品,由JK触发器或D触发器转换而来,如下图为T触发器逻辑图:?
T触发器的电路图:
T触发器的特性方程: Q*=TQ+TQ,T=0时,时钟信号到达后状态保持不变;T=1时每来一个时钟信号它的状态就发生一次翻转,具有翻转功能。在数电中常用来构成计数器
T触发器的特性表:
T触发器电路特点:
①主从JK触发器采用主从控制结构,从根本上解决了输入信号直接控制的问题,具有 CP=1期间接收输入信号,CP下降沿到来时触发翻转的特点。
②输入信号J、K之间没有约束。
③存在空翻现象。
2 .T触发器的设计与仿真:
T触发器的编程实现:
library ieee;
use ieee.std_logic_1164.all;
entity t_ff is
port(t, clk ,set,clr: in std_logic;
q : buffer std_logic;
qb:out std_logic);
end t_ff;
architecture rtl of t_ff is
begin
process(clk,set,clr)
begin
if (set=0)then
q=1;
else if (clr=0)then
q=0;
else if clkevent and clk=1 then
if (t=1) then
q=not q;
else
q=q;
end if;
end if;
end if;
end if;
end process;
qb=not q;
end rtl;
2)T触发器时序仿真图:
根据仿真波形分析可知,该程序所实现的上升沿T触发器,在输入信号T=0的时候,输出信号保持前一个状态不变,而当输入信号T=1的时候,每当有一个上升沿的触发脉冲CP到来时,输出信号就与前一个状态相反,即输出发生反转,这与T触发器的理论分析结果是一样的,所以设计的T触发器的程序是正确的。
3 心得体会:?
? 这次t触发器的设计与仿真实验使我们学习了EDA(电子设计自动化)的相关技术与方法,同时掌握VHDL语言并能别写程序。同时还要学会Quartus?II软件的使用,掌握利用该软件进行程序编辑、编译、调试和仿真的方法。开始我觉得这个任务还是有点难度的,因为我还是第一次接触Quartus?II软件和VHDL语言,所以要在短时间内完成这次的实验,还是感觉有些压力的。?
? 正是因为不会,所以要从头开始学习。不得不说,我先是学会了如何用Quartus?II软件利用波形图对模型进行仿真的方法,随后,又学会了利用VHDL语言编写程序设计T触发器,直到最后完成了所有的模型搭建,程序设计,波形的仿真之后才觉得,这些知识并不是不可能完成的任务。?
总的来说,这次的实验对我来讲,还是有点难度的。当然,从另一方面讲,这也是在考验自己的自学能力。但做完这次的实验再回头来看,这个问题其实也没有多难。另外,Quartus?II软件的熟练使用,在这次的实验中还是很重要的。程序的编写,输出信号的仿真都要用到。所以,从不会这个软件到能简单的使用,也可以说是一个小小的挑战。最后,我觉得,每一次的实验对于我们来说,都是一次难得的学习机会。所以,我们应该认真对待每次的实验环节。在掌握相关知识和软件的使用的前提下,努力完成实验。
文档评论(0)