网站大量收购闲置独家精品文档,联系QQ:2885784924

第二章8086微处理器及其系统.ppt

  1. 1、本文档共52页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
其他控制信号 (1) M/IO(Memory/Input Output)及WR信号,输出、三态。这两个信号与RD信号合起来决定系统中数据传出的方向,其组合及对应功能见表2-4 5. M/IO RD WR 功 能 0 0 1 I/O读 0 1 0 I/O写 1 0 1 存储器读 1 1 0 存储器写 X 0 0 无效组合 X 1 1 非读写状态 表2-4 M/IO、 RD 及WR信号的功能 (3) HLDA(Hold Acknowledge) 总线请求响应信号,输出、高电平有效。 (4)INTA(Interrupt Acknowledge) 中断响应信号,输出、三态、低电平有效。 (5)ALE(Address Latch Enable) 地址锁存允许信号,输出、高电平有效。 (6)DEN(Data Enable) 数据允许信号,输出、三态、低电平有效。 (7)DT/R(Data Transmit/Recieve) 数据收发控制信号,输出、三态。 HOLD(Hold Request) (2) 总线保持请求信号,输入、高电平有效。 最大模式系统 ●将MN/MX引脚接地就构成了8086CPU的最大工作模式。 最大模式下的有关引脚信号 8288总线控制器 最大模式下系统的典型配置 2.3.3 最大模式下的有关引脚信号 QS0,QS1(Instruction Queue Status)指令队列状态信号,输出。 QS0 QS1 意义 0 0 无操作 0 1 无指令队列的第1个字节取走代码 1 0 队列为空 1 1 除第1个字节外,还取走了后续字节中的代码 表2-5 QS1、QS0代码组合含义 S2、S1、S0( Bus cycle Status) 总线状态信号,输出。 3. LOCK(Lock)总线封锁信号,输出,低电平有效。 4.RQ/GT1,RQ/GT0总线请求/允许信号双向。 2. S2 S1 S0 对应操作 8288发出的控制命令 0 0 0 0 0 1 0 1 0 0 1 1 0 0 1 0 1 1 1 0 1 1 1 发出中断响应信号 读I/O端口 写I/O端口 暂停 取指令 读内存 写内存 无源状态 INTA IORC IOWC AIOWC MRDC MRDC MWTC AMWC 表2-6 S2、S1、S0 的代码组合操作 8288 总线控制器 ●在最大模式系统中要用到总线控制器8288,它根据CPU提供的S2,S1, S0信号产生各种总线控制信号。 8288逻辑框图 2-12 S2、S1、S0 来自8286CPU的状态信号。8288对这些状态进行译码产生相应的总线命令信号和输出控制信号。 CLK时钟输入端,通常接8284的CLK端。 AEN地址允许信号,输入。 5. IOB总线方式控制信号,输入。8288有两种工作方式: (1) 当IOB为低时,8288工作于系统总线方式(多处理器系统) (2) IOB为高时,8288工作于局部总线方式(单处理器系统) CEN命令允许信号 4. ,输入。 6. AIOWC 超前I/O写命令,输出。在总线周游该信号提前一个时钟周期发出I/O写命令,以便于I/O设备早作准备。 7. AMWC 超前存储器写命令,输出。其功能与AIOWC信号相似。 8. IOWC I/O 写命令,输出。只是数据总线上数据有效,可将数据写入被选中的I/O端口。 10. MRDC、MWTC 存储器读和存储器写命令,输出。 11. MCE/PDEN 输出,总线总模块允许/外部数据允许双功能信号。 12. INTA,DT/R,ALE 及 DEN 与8086最小模式的相应引脚信号功能相同,只有DEN信号的相位与最小模式相应引脚的相位相反。 , 输出。通知外设端口将数据发送到数据总线上。 IORC I/O 读命令 9. 8086微处理器及其系统 第 2 章 2.1 8086微处理器简介 2.2 8086系统的存储器组织及I/O组织 2.3 8086系统的工作模式 2.4 8086的操作时序 ●执行部件(EU) ●总线接口部件(BIU) 2.1.1 8086的编程结构 8086微处理器简介 2.1 执行部件 ●内部寄存器 ●算术逻辑运算单元(ALU)及标志寄存器 ●内部控制逻辑电路 内部寄存器 ●四个通用数据寄存器AX、BX、CX、DX均可

文档评论(0)

xiaohuer + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档