袁佩宏第五单元_触发器和时序逻辑电路.pptVIP

袁佩宏第五单元_触发器和时序逻辑电路.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第五单元 触发器和时序逻辑电路 第一节 触发器 触发器是一种能记忆一位二进制数的存储单元。由它可以构造计数器、寄存器、移位寄存器等时序逻辑电路。在一定的外界信号作用时,触发器可以从一个稳态翻转到另一个稳态,当外界信号消失后,能保持更新后的状态。两个稳定的工作状态,一个是“0”态,即输出Q=0、 。另一个是“1”态,即输出Q=1、 。当无外界信号作用时,触发器状态维持不变。  触发器分类 按功能分类分为:RS、JK、T、D触发器 学习时重点掌握触发器的逻辑符号、真值表、状态转换图、特征方程和逻辑波形图。 第五单元 触发器和时序逻辑电路 1.维持阻塞触发器 维持阻塞触发器是利用电路内部的维持阻塞线产生的维持阻塞作用来克服空翻的。 第五单元 触发器和时序逻辑电路 2.边沿触发器 边沿触发器是利用电路内部门电路的速度差来克服“空翻”的。一般边沿触发器多采用CP脉冲的下降沿触发,也有少数采用上升沿触发方式。 第五单元 触发器和时序逻辑电路 3.主从触发器 主从触发器具有主从结构,以此克服空翻。 主从触发器是双拍式工作方式,即将一个时钟脉冲分为两个阶段。 (1)CP高电平期间,主触发器接收输入控制信号。而从触发器被封锁,保持原状态不变。 (2)在CP由1→0时(即下降沿)主触发器被封锁,保持CP高电平所接收的状态不变,而从触发器解除封锁,接受主触发器的状态输出。 第五单元 触发器和时序逻辑电路 第二节 寄存器 用于将一组二值代码暂时存储起来的逻辑电路称为寄存器。一个触发器只能寄存1位二进制数。 第五单元 触发器和时序逻辑电路 寄存器存放数码的方式和从寄存器取出数码的方式都有并行方式和串行方式两种。输入、输出都为并行方式的寄存器一般称为数码寄存器。 其他三种输入、输出形式的寄存器,即串行输入并行输出、并行输入串行输出和串行输入串行输出的寄存器,统称为移位寄存器。 第五单元 触发器和时序逻辑电路 一、数码寄存器 数码寄存器只有存、取数码和清除原有数码的功能。 数据输出 清零端 触发器 门电路 置位端 输入控制 输出控制 一、数码寄存器 CP控制端, 上升沿作用 一、数码寄存器 二、移位寄存器 移位寄存器 不仅能存放数码而且有移位的功能。 移位寄存器不仅能存放数码,而且还具有运算功能。比如,数码左移一位,相当于乘以2; 二、移位寄存器 JK触发器 做成D触发器 J从Q来,K从 来 JK永远相反,也是D触发器 Q3Q2Q1Q0并行输出 串行输出 第五单元 触发器和时序逻辑电路 并 入 串 出 移 位 寄 存 器 并 入 串 出 移 位 寄 存 器 一位全加器 串入并出移位寄存器 D锁存器 第五单元 触发器和时序逻辑电路 第三节 计数器 计数器可主要用于数字运算、控制、测量及分频和产生节拍脉冲等。 计数器种类繁多,就数制而言,有二进制、十进制和任意进制计数器;就计数功能(计数方向)而言,有加法、减法和可逆计数器;而就进位方式而言,又有串行(异步)、并行(同步)和串并行计数器。 一、同步计数器 输入计数脉冲同时作用到各位触发器的CP端,各位触发器同时翻转并产生进位信号,由于不存在各级延迟时间的积累问题,故其工作速度快。 1.同步二进制计数器 VDD J=K=1,做成T触发器 来一个脉冲翻转一次 四个触发器由同一个CP脉冲控制,是为同步 隐含“与”功能 第五单元 触发器和时序逻辑电路 在构成同步(或者异步)二进制计数器时,不管采用什么逻辑功能的触发器,都应先接成T或T触发器。(D触发器将 倒送回本级D输入端、JK触发器接成J=K,作为T)。 同步加法器的连接规律: 加法低位的全为1,前面的翻转。所以高位的T接所有低位Q的与。 减法低位的全为0,前面的翻转。所以高位T接所有低位Q的与。 第五单元 触发器和时序逻辑电路 VCC 每个CP都接后级的Q 是为异步 CP脉冲下降沿作用 第五单元 触发器和时序逻辑电路 1 0 0 0 0 0 0 1 0 0 1 1 0 0 0 0 1 0 1 1 1 1 下降沿动作 第五单元 触发器和时序逻辑电路 异步加法计数器的连接规律: 下降沿触发的,Q端送到高位CP。 上升沿触发的,Q端送到高位CP。 减法器相反。 * * * * 本单元重点知识点 重点掌握触发器的逻辑符号、真值表、状态转换图、特征方程和逻辑波形图。 第五单元 触发器和时序逻辑电路 第五单元 触发器和时序逻辑电路 第五单元 触发器和时序逻辑电路 第五单元 触发器和时序逻辑电路 一、基本RS触发器 基本R

文档评论(0)

xiaohuer + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档