嵌入式开发基于嵌入式技术的智能卡门禁系统设计.docxVIP

嵌入式开发基于嵌入式技术的智能卡门禁系统设计.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
嵌入式开发■基于嵌入式技术的智能卡门禁系统设计 《电子技术应用》 www.ChinaAET.com 基于嵌入式技术的智能卡门禁系统设计* 洪家平 (湖北师范学院计算机科学与技术学院,湖北 黄石435002) 摘 要:介绍了基于智能卡读写模块ZLG500的门禁系统设计的原理 与方法,主要分析了该智能卡门禁系统中的数据存储与传输模块、系统主 模块和系统时钟模块的工作原理,同时给出了智能卡读写模块ZLG500与 主模块MCU的硬件接口及部分软件代码。本系统经过实际运行,具有稳 定可靠和操作简便等特点。 关键词:ZLG500;智能卡;门禁系统 中图分类号:TP309文献标识码:A Design of the gate?ban monitoring system of smart card based on the embedded tech no logy HONG Jia Ping(College of Computer Science and Technology, Hubei Normal University, Huangshi 435002, China) Abstract: This paper introduces the principle and method of the gate-ban monitoring system of smart card based on the read-write moduleZLG500, and analyses the principle of several important module such as the module of the data storage and transmission ,the system main module andthe system clock module, the hardwire in terface and some software code has bee n introduced at the same time.This system has many characteristics suchas the stabilization ,the credibility and the convenience by actual running.Key words: ZLG500; smart card; gate?ban monitoring system 目前智能卡的应用越来越广泛,如校园一卡通系 统、城市公交系统、大型会议签到系统、消费系统、 考勤系统、门禁系统等都使用了智能卡。本文以ZLG500 读写模块作为卡与门禁机交换数据的接口模块为例, 介绍了 ZLG500在智能卡门禁系统中的应用。 1读写模块ZLG500 1.1 ZLG500与MCU的接口原理 ZLG500模块采用Philips公司最新推出的高集成 ISO14443读卡芯片MF RC500该芯片。该芯片能读写RC500 内EEPROM,提供三线制SPI接口,并具有控制线输出端 口,能与任何MCU连接。ZLG500与MCS51单片机的接口 原理图如图1所示。ZLG500模块的EMC性能优良,并且 *基金项目:湖北省教育厅科研 项目(编号:图1 ZLG500与MCS51单片机的接口自带无 源蜂鸣器信号输出,还能用软件控制输出频率及输出持续时间。图1中, SS、SCLK、SDATA为ZLG500与MCU相连接的控制线,分别为片选线SS、 时钟线SCLK和数据线 24欢迎网上投稿《信息化纵横》2009年第7期 《电子技术应用》 www.ChinaAET.com 《电子技术应用》 www.ChinaAET.com SDATAo主控制器的MCU和读卡模块内的MCU通过此三线相连。接 口空闲时,主机的 SS二 1、SCLK=O、SDATA=O,而从机的 SS二 1、SCLK二 1、SDATA二0。 其中,SS和SDATA都是双向的,而时钟线SCLK是单向的,即时钟只能由 主控制器产生,该信号必须严格遵守时序规范,否则将出现通信错误,此 时读卡模块必须释放该线。 SS还作为数据发送使能端,若一方有数据要发送给另一方,则该方控 制SS线为低电平,并在发送结朿后将该线置高电平,接收数据方不得控制 该线,双方必须遵守该通信协议,不得同时控制该线。 SDATA为数据线,由数据发送端控制数据,接收端必须释放该线oSDATA 在一次传输开始时还同时作为数据接收端的响应信号。 1.2 ZLG500与MCU接口的时序及通信协议 ZLG500与MCU无论数据传输的方向如何,SPI线上信号的波形总是 如图2所示。由图中可以看出,在SS为低时,时钟和数据

文档评论(0)

ggkkppp + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档