教程逻辑部分数字系统设计的核心知识.ppt

教程逻辑部分数字系统设计的核心知识.ppt

  1. 1、本文档共69页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字系统设计的核心知识 复杂数字系统的构成; 基本电路和 Verilog 的对应关系; 同步有限状态机在电路中的作用; 时钟树与自动综合技术 数字逻辑电路的构成 - 组合逻辑:输出只是输入逻辑电平的函数(有延时),与电路的原始状态无关。 时序逻辑:输出不只是输入的逻辑电平的函数,还与电路所处的状态有关。 同步时序逻辑是在同一时钟跳变节拍的前提下,如输入条件满足,则进入下一状态,否则仍留在原来的状态的状态机。 数字逻辑电路的构成 组合逻辑:由与、或、非门组成的网络。常用的有:多路器、数据通路开关、加法器、乘法器等,没有记忆功能。 时序逻辑: 由多个触发器和多个组合逻辑块组成的网络。常用的有:计数器、复杂的数据流动控制逻辑、运算控制逻辑、指令分析和操作控制逻辑。同步时序逻辑的设计是设计复杂的数字逻辑系统的核心。 存储器和寄存器:用于暂时存储数据信息。 组合逻辑举例之一 一个八位数据通路控制器 `define ON 1 ‘b 1 `define OFF 1 ‘b 0 wire ControlSwitch; wire [7:0] out, in; assign out = (ControlSwith== `ON) ? in : 8 ‘h00 一个八位数据通路控制器的波形: 带寄存器的八位数据通路控制器的波形 带寄存器的八位数据通路控制器的Verilog描述 `define ON 1 ‘b 1 `define OFF 1 ‘b 0 wire ControlSwitch; wire clock wire [7:0] out, in; always @(posedge clock) if (ControlSwith== `ON) out = in ; else out = out; 带复位端和使能端的寄存器 具有并行置数和使能控制输入的移位寄存器 具有并行置数和使能控制输入的移位寄存器 module shiftregs(R,load,ena,w,clock,Q,reset); input [3:0] R; input w, load, ena, reset, clock; output [3:0] Q; reg [3:0] Q; integer k; always@(posedge clock or negedge reset) if (!reset) Q =0; else if (load) Q=R; else if (ena) begin Q[0] = W; for (k=1; k4; k+1) Q[k] =Q[k-1]; end endmodule 组合逻辑举例之二: 一个八位三态数据通路控制器 `define ON 1 ‘b 1 `define OFF 1 ‘b 0 wire LinkBusSwitch; wire [7:0] outbuf; inout [7:0] bus; assign bus = (LinkBusSwitch== `ON) ? outbuf : 8 ‘hzz 八位三态数据通路控制器的波形: 静态随机存储器(SRAM) Sel信号必须维持一定时间,直到经过两个反向器传递过来的Data信号可以自动保持; Data的驱动能力必须大于小反向器的驱动能力; 用的三极管很少,可以把密度做得很高。 静态随机存储器(SRAM)阵列 地址译码和SRAM块的读写 开关逻辑应用举例 寄存器间数据流动的控制开关 开关逻辑应用举例 寄存器间数据流动的控制开关 开关逻辑的时延问题 控制数据运算和流动的开关的开启和关闭时序. 全局时钟网和平衡树结构 避免冒险和竞争 由于组合逻辑和布线的延迟引起 避免冒险和竞争与流水线 组合逻辑和布线的延迟在组合逻辑中的叠加 为什么要设计有限状态机? 如果能严格以时钟跳变沿为前提,按排好时时序,来操作逻辑系统中每一个开关Si,则系统中数据的流动和处理会按同一时钟节拍有序地进行,可以控制冒险和竞争现象对逻辑运算的破坏,时延问题就能有效地加以解决。 利用同步有限状态机就能产生复杂的以时钟跳变沿为前提的同步时序逻辑,并提供操作逻辑系统的开关阵列所需

文档评论(0)

xiaohuer + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档