硬件第3章80X86微处理器.ppt

  1. 1、本文档共51页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第3章 80X86微处理器 主要内容 3.1 80X86微处理器概述 3.2 80X86微处理器系统组成 3.3 工作模式与地址变换 3.4 Pentium微处理器简介 3.5 多核处理器简介 3.1 80X86微处理器概述 80X86是8086/8088之后微处理器的总称 包括80286、80386、80486、Pentium系列等 是8086/8088的延续和扩展 1. 80X86微处理器发展概况 (1)16位结构的80286微处理器 从此,机器有多种工作模式。有兼容8086/8088的模式,有发挥机器新功能的工作模式。 首次应用虚拟存储器概念,即利用外存模拟内存。 (2)32位的80386微处理器 在此之后,不断推出新型号的32位微处理器。 1. 80X86微处理器发展概况 (3)80486微处理器 将80386微处理器、80387数字协处理器(80387浮点协处理器)、高速缓冲存储器(Cache)集成在一块芯片上的产品,是一种完整的32位微处理器。 采用8KB统一的代码和数据高速缓冲存储器(Cache) 1. 80X86微处理器发展概况 (4)Pentium(奔腾)系列微处理器 Pentium含义5,即80586。具有高性能的浮点运算部件 分开数据Cache(高速缓冲存储器)、代码Cache 不断推出新型号的Pentium产品,形成Pentium系列 如高能奔腾(Pentium Pro)、多能奔腾(Pentium MMX)、2代奔腾Pentium Ⅱ、3代奔腾(Pentium Ⅲ)、4代奔腾(Pentium Ⅳ)等 3.2 80X86微处理器系统组成 3.2.1 内部构件 接口部件BIU (Bus Interface Unit) 指令预取部件IPU (Instruction Prefetch Unit) 指令译码部件IDU (Instruction Decode Unit) 执行部件EU (Execution Unit) 分段部件SU (Segment Unit) 分页部件PU (Paging Unit) 1.总线接口部件BIU (Bus Interface Unit) 与8086/8088中的BIU类似 负责微处理器与存储器、I/O接口之间传送数据 由它产生访问I/O端口所需的地址、数据和命令信号 没有其它总线请求时,BIU会自动取出下一条指令,送到指令预取队列中 2.指令预取部件IPU (Instruction Prefetch Unit) 负责从存储器(高速缓存Cache或内存)中取出指令,按顺序放到指令预取队列中 8086指令预取队列长度6个字节,80386是16个字节,80486是32个字节 指令预取队列存放从存储器取出的未经译码的指令。 预取队列不满或发现是转移指令时,就向BIU发取指令请求 段预取界限校验器用于检验地址是否超出段界限。 3.指令译码部件IDU (Instruction Decode Unit) 负责从指令预取队列取出指令,并进行译码 将译码后的可执行指令放入已译码指令队列中,等待执行部件处理 译码指令队列可容纳多条指令。如80386可容纳3条 一旦译码指令队列有空闲,IDU就从指令预取队列中取出后续指令进行译码,并填充译码指令队列 4.执行部件EU (Execution Unit) 负责执行指令,与8086/8088中的EU类似 该部件包括1个32位算术运算单元ALU、8个32位通用寄存器、1个64位圆桶形移位寄存器、1个乘法或除法器 桶形移位寄存器能实现数据移位、位操作,用于乘法及其他操作 桶形移位器与ALU并行操作,可加速乘法、除法、位、移位操作 5.分段部件和分页部件 分段部件SU(Segment Unit) 分页部件PU(Paging Unit) 两者构成存储器管理部件MMU(Memory Management Unit) 用于管理存储器 (1)分段部件 分段是将存储空间分成若干个存储区域(或地址空间) 每个存储区域称为一个段,每个段独立、被保护 分段提供隔离代码、数据、堆栈的机制,每个程序可以使用若干个段 分段可以隔离任务,使多个程序(或任务)在同一个CPU上运行,互不干扰 (2)分页部件 分页是另一种存储器管理模式 可用磁盘模拟内存,即构造虚拟存储系统,当运行程序所需内存容量大于实际内存容量时,也可运行。 程序运行机制是,虚拟内存(如硬盘)存放暂时不执行的程序和数据,执行时,再装入实际内存 通过分页实现基于页请求的虚拟存储系统 分页也能用于隔离多个任务 6.浮点运算部件FPU (Floating Point Unit) 用于完成浮点数运算、二进制整数运算、十进制数串运算等 80486以后把FPU集成到CPU芯片内,使引线缩短,加快了运算速度

文档评论(0)

xiaohuer + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档