- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电知识点汇总
第一章:
1,二进制数、十六进制与十进制数的互化,十进制化为8421BCD代码
2,原码,补码,反码及化为十进制数
3,原码=补码反码+1
重点课后作业题:题1.7,1.10
第二章:
1,与,或,非,与非,或非,异或,同或,与或非的符号(2种不同符号,课本P22,P23上侧)及其表达式。
A☉A☉A……A=?(当A的个数为奇数时,结果为A,当A的个数为偶数时,结果为1)
A⊕A⊕A……A=?(当A的个数为奇数时,结果为A,当A的个数为偶数时,结果为0)
2,课本P25,P26几个常用公式(化简用)
3,定理(代入定理,反演定理,对偶定理),学会求一表达式的对偶式及其反函数。
4,※※卡诺图化简:最小项写1,最大项写0,无关项写×。画圈注意事项: 圈内的“1”必须是2n个;“1”可以重复圈,但每圈一次必须包含没圈过的“1”; 每个圈包含“1”的个数尽可能多,但必须相邻,必须为2n个;圈数尽可能的少;要圈完卡诺图上所有的“1”。
5,一个逻辑函数全部最小项之和恒等于1
6,已知某最小项,求与其相邻的最小项的个数。
使用与非门时多余的输入端应该接高电平,或非门多余的输入端应接低电平。
三变量逻辑函数的最小项共有8个,任意两个最小项之积为0.
易混淆知识辨析:
1)如果对72个符号进行二进制编码,则至少需要7位二进制代码。
2)要构成13进制计数器,至少需要4个触发器。
3)存储8位二进制信息需要8个触发器。
4)N进制计数器有N个有效状态。
5)一个具有6位地址端的数据选择器的功能是2^6选1.
重点课后作业题:P61 题2.10~2.13题中的(1)小题,P62-P63题2.15(7),题2.16(b),题2.18(3)、(5)、(7),P64题2.22(3)、2.23(3)、2.25(3)。
第三章:
1,二极管与门,或门的符号(课本P71,P72)
2,认识N沟道增强型MOS管,P沟道增强型MOS管,N沟道耗尽型,P沟道耗尽型的符号,学会由符号判断其类型和由类型推其符号。(课本P79)
3,CMOS反相器的符号(课本P80)
4,噪声容限(课本P82)
5,CMOS与非门和或非门的符号(课本P92)
6,CMOS类型的OD与非门符号,功能。CMOS类型的OD线与符号及功能(课本P94,95)
CMOS类型的传输门,三态门功能及符号。(课本P97,P99)
8,TTL门电路中的三极管反相器符号(课本P114)。关于三极管,当Vbc0,三极管处于放大状态,当vbc0,三极管处于饱和状态。
9,TTL门电路中的OC门和三态门(课本P132,P134)
10,会分析TTL门电路中RP的作用,当RP≤0.7KΩ,相当于输入低电平;当RP≥1.5KΩ相当于输入高电平。而CMOS的无论通过接地的电阻为多大,只要接地,都视为输入低电平。
11,CMOS电路不允许悬空,必须接高电平。TTL或非门多余的输入端接低电平,CMOS或非门多余的输入端接低电平。
12,N型半导体是在本征半导体中掺入五价元素形成,其多子是电子。
13,若要三极管工作在放大状态,发射结应该正向偏置。
14,了解扇出系数的概念。
扇出系数就是一个门电路驱动同类型门电路的个数。也就是表示门电路的带负载能力。(详情请查看数电课件“第三章 门电路(5)(2)”的28~32页,有详细介绍)
第四章:
1,组合逻辑电路:任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关。组合逻辑电路通常由门电路组合而成。
组合逻辑电路常见类型:编码器,译码器,数据选择器,数值比较器,加法器,函数发生器,奇偶校验器、发生器。
2,学会由逻辑函数得其真值表。
3,普通编码器(任何时刻只允许输入一个编码信号);优先编码器,例如74HC148,输入输出均以低电平为有效信号。I7’的优先权最高,I0’的优先权最低。具体原理见课本P171。
4,用3线-8线译码器(74HC138)实现要求的逻辑功能。
5,用4选1选择器,8选1选择器实现要求的逻辑功能。
6,了解半加器,全加器的真值表,逻辑图及符号。
7,典例:当编码器74LS148的输入端I1’,I5’,I6’为低电平,选通输入端S’为低电平,其余输入端为高电平时,输出信号Y2’Y1’Y0’为001。
第五章:
1,SR或非,与非锁存器符号及其功能
2,电平触发触发器:带置位,复位端的SR触发器;D触发器。
3,脉冲触发触发器:主从SR,JK触发器。
4,边沿触发触发器
5,课本P237-P239各触发器的符号及其表达式。
6,RS触发器有约束条件。
重点课后作业题:5.9 5.10 5.12 5.15 5.16(画波形)
第六章:
1,时序逻辑电路:任意时刻的输出信号不仅取决于当时的输入信号,而且还取决于电路原来的状态。时序
您可能关注的文档
最近下载
- 食品安全管理手册(含程序文件 ).doc VIP
- 82页精益制造数字化转型智能工厂三年规划建设方案PPT.pptx VIP
- 高级建筑电气工程师考试题及答案.pdf VIP
- 2025年各省市全民国防教育知识竞赛题库及答案.docx
- 2022届广州市高三12月调研考(零模)语文试题.doc VIP
- 国家电网公司电力安全工作规程第5部分:风电场.pdf VIP
- 2024年中级通信工程师传输与接入(有线)知识点.pdf
- 废锂离子动力蓄电池处理污染控制技术规范(试行)(HJ1186—2021).pdf VIP
- GB50652-2011 城市轨道交通地下工程建设风险管理规范.docx VIP
- 2.3《游戏中的观察》教学设计 2025教科版科学一年级上册.pdf
文档评论(0)