小数分频器CX72300的原理与应用.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PAGE 1 文章编号:1009-8119(2006)05-0042-02 小数分频器CX72300及其应用 侯 普 (北京理工大学电子工程系,北京100081) 摘 要 介绍了2.1GHz双模N小数分频芯片CX72300的特点、内部结构,并以CX72300为例主要介绍了该芯片在低相噪、捷变频、小步进频率合成器设计中的应用。 关键词 频率合成器 ,CX72300,捷变频 The Theory and Application of Fractional Frequency Synthesizer CX72300 Hou Pu (Dept.of Electronics Engineering,Beijing Institute of Technology,Beijing 100081) Abstract This paper mainly discusses the characters and internal structure of 2.1GHz Fractional-N Synthesizer CX72300, and introduces the application in the design of digital phase locked loop frequency synthesizer with low phrase noise, fast frequency turning and short frequency step. Keywords Synthesizer ,CX72300 ,Fast frequency turning 1引 言 锁相技术是通信中的关键技术,它广泛应用于空间探测、卫星与导弹的跟踪测距、卫星通信、雷达、导航、仪器仪表、广播电视等许多方面。基于锁相技术的数字锁相频率合成器以其结构简单、性能优良等诸多优势,成为频率合成领域中最活跃的一个技术主流。而其中小数分频频率合成器因其输出频率可以按输入参考频率的分数倍变化,解决了频率合成器中大的鉴相频率与小的频率间隔之间的矛盾,所以得到广泛应用。 2芯片简介 Skyworks公司生产的单片集成锁相环路CX72300除了能满足低功耗、小频率间隔、低相位噪声和尺寸小等要求外,还具有超精细的频率分辨率和片上的晶体振荡器。该芯片最高工作频率可达2.1GHz、-90dbc/Hz的相位噪声基底和可小于100Hz的超精细步进频率,外接环路滤波器和VCO可构成高性能锁相频率合成器。这些都得益于高超的小数环提供片内低噪声分频器和低分频比导致的直接结果。 在CX72300中,可用高达50MHz的参考晶振或振荡器,在主副两个合成器中,晶振频率由独立程控的1至32个分频器分频。鉴相器最高工作频率可达25MHz,由于分频比低系统有较低的相位噪声,同时采用较高的参考频率,环路带宽随之增加,从而缩短了建立时间和降低了带内相位噪声。较低的带内相位噪声允许用户使用较低成本的压控振荡器[1]。 CX72300合成器有一频率功率控制电路,在频率变化太快或太慢时,能帮助环路滤波器管理压控振荡器,从而加快了环路捕获时间。 系统采用高速三线串口进行通信。宽带、精细频率分辨率和高速三线串口的结合,允许对压控振荡器进行直接相位和频率调制,从而支持恒定包络或连续相位调制,如FM,FSK,MSK,GMSK。这种能力使系统的发射机部分不需要同相或正交数模变换器、正交上变频器和中频滤波器。其原理见图1。 图1 CX72300原理图 3 应 用 本设计采用数字锁相频率合成技术,选用小数分频器CX72300,外加环路滤波电路和压控振荡器,采用DA预置法,实现了兼顾相噪,步进和频率转换时间三大指标要求的数字锁相频率合成器。系统的主要技术指标如下: 频带宽度:800~1200MHz 步进: 20MHz 频点总数: 21 捷变速率:30us 相噪: L(1kHz)= -65dBc/ Hz L(10kHz)= -75 dBc/ Hz L(100kHz)= -85 dBc/ Hz 该系统的原理框图如图2。 图2 系统的原理框图 图中虚线部分即为小数分频器CX72300功能实现部分。 (1)捷变频的设计 本系统中要求频率源的捷变速度达到30us,单独靠锁相环路本身达到这一要求是不可能的,必须采用附加的捕获电路。设计采用常用的电压预置辅助捕获的办法[2]。其基本思路是:通过外加一DSP控制的数字反馈环路,在频综工作期间给VCO提供一个精度很高的调谐电压,使得锁相环的起始频差能减小到快捕带内。从而实现环路的快速捕获,以满足频率合成器的捷变频要求。 按方案要求,把电压一次就预置到快捕带内,其捕获时间将大大缩短,近似为: ,为环路的自然谐振频率,单位是Hz;为阻

文档评论(0)

youbika + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档